* INTC Contribution to the O-RAN F Release for O-DU Low
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 401 / config_file_o_ru.dat
1 #******************************************************************************
2 #
3 #   Copyright (c) 2019 Intel.
4 #
5 #   Licensed under the Apache License, Version 2.0 (the "License");
6 #   you may not use this file except in compliance with the License.
7 #   You may obtain a copy of the License at
8 #
9 #       http://www.apache.org/licenses/LICENSE-2.0
10 #
11 #   Unless required by applicable law or agreed to in writing, software
12 #   distributed under the License is distributed on an "AS IS" BASIS,
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
14 #   See the License for the specific language governing permissions and
15 #   limitations under the License.
16 #
17 #******************************************************************************/
18
19 #Peak: 100 %
20 #301    TDD     DDDFU: S it's 6:4:4     1       64T64R  100     16      8       100%    273     3276    100%    273     3276    Peak: 100 %
21
22
23
24 # This is simple configuration file. Use '#' sign for comments
25 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system
26 appMode=1 # O-DU(0) | O-RU(1)
27 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)
28 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)
29 antNum=16 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B
30 antNumUL=8 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B
31 antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R
32
33 #UEs
34 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources
35 DlLayersPerUe=1 #number of RX anntennas on DL UE side
36 UlLayersPerUe=1 #number of TX anntennas on UL UE side
37
38
39 ##Numerology
40 mu=1 #30Khz Sub Carrier Spacing
41
42 ttiPeriod=500 # in us TTI period (30Khz default 500us)
43
44 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
45 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
46 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
47 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
48 nDLFftSize=4096
49 nULFftSize=4096
50
51 nFrameDuplexType=1 # 0 - FDD 1 - TDD
52 nTddPeriod=5 #[0-9] DDDFU, for S it's 10:2:2
53 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
54 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
55 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
56 sSlotConfig3=0,0,0,0,0,0,0,0,0,0,2,2,1,1 # (0) - DL (1) - UL (2) - GUARD
57 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
58
59 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single
60  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)
61 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec
62 Gps_Beta=0
63
64 ioCore=15
65 # Eth 0
66 duMac0=00:11:22:33:44:00 # asigned MAC of O-DU VF
67 duMac1=00:11:22:33:44:10 # asigned MAC of O-DU VF
68
69 ruMac0=00:11:22:33:44:01 # O-RU VF for O-RU app
70 ruMac1=00:11:22:33:44:11 # O-RU VF for O-RU app
71
72 # Eth 1
73 duMac2=00:11:22:33:44:20 # asigned MAC of O-DU VF
74 duMac3=00:11:22:33:44:30 # asigned MAC of O-DU VF
75
76 ruMac2=00:11:22:33:44:21 # O-RU VF for O-RU app
77 ruMac3=00:11:22:33:44:31 # O-RU VF for O-RU app
78
79 # Eth 1
80 duMac4=00:11:22:33:44:40 # asigned MAC of O-DU VF
81 duMac5=00:11:22:33:44:50 # asigned MAC of O-DU VF
82 ruMac4=00:11:22:33:44:41 # O-RU VF for O-RU app
83 ruMac5=00:11:22:33:44:51 # O-RU VF for O-RU app
84
85
86 numSlots=20 #number of slots per IQ files
87 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
88 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
89 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
90 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
91 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
92 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
93 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
94 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
95 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
96 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
97 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2
98 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2
99 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3
100 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3
101 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3
102 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
103
104 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
105 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
106 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
107 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
108 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
109 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
110 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
111 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
112 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
113 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
114 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
115 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
116 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
117 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
118 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
119 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
120
121 rachEnable=0 # Enable (1)| disable (0) PRACH configuration
122 prachConfigIndex=189
123
124 rsEnable=1 # Enable (1)| disable (0) SRS
125 srsSym=4 # deprecated
126 srsSlot=3           # scheduled SRS slot within TDD period
127 srsNdmOffset=2      # delay offset to start NDM SRS U-Plane
128 srsNdmTxDuration=4  # TX duration for NDM SRTS U-Plane (numberof of symbols)
129
130 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin
131 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin
132 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin
133 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin
134 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin
135 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin
136 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin
137 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin
138 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin
139 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin
140 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin
141 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin
142 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin
143 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin
144 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin
145 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin
146 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin
147 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin
148 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin
149 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin
150 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin
151 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin
152 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin
153 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin
154 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin
155 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin
156 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin
157 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin
158 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin
159 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin
160 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin
161 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin
162 antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin
163 antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin
164 antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin
165 antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin
166 antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin
167 antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin
168 antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin
169 antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin
170 antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin
171 antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin
172 antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin
173 antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin
174 antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin
175 antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin
176 antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin
177 antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin
178 antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin
179 antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin
180 antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin
181 antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin
182 antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin
183 antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin
184 antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin
185 antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin
186 antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin
187 antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin
188 antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin
189 antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin
190 antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin
191 antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin
192 antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin
193 antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin
194
195 #DL PRB / %     Used RBs        UL PRB / %      Used RBs
196 #66%    180     33%     90
197
198 ###########################################################
199 ##Section Settings
200 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used
201
202 nPrbElemDl=3
203 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
204 # weight base beams
205 PrbElemDl0=0,128,0,14,0,1,1,9,1
206 PrbElemDl1=128,128,0,14,1,1,1,9,1
207 PrbElemDl2=256,17,0,14,2,1,1,9,1
208
209 nPrbElemUl=3
210 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
211 # weight base beams
212 PrbElemUl0=0,128,0,14,0,1,1,9,1
213 PrbElemUl1=128,128,0,14,1,1,1,9,1
214 PrbElemUl2=256,17,0,14,2,1,1,9,1
215
216 nPrbElemSrs=1
217 PrbElemSrs0=0,273,13,1,0,0,1,9,0
218
219 ###########################################################
220
221 ## control of IQ byte order
222 iqswap=0 #do swap of IQ before send buffer to eth
223 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order
224 compression=1 # (1) compression enabled (0) compression disabled
225
226 ##Debug
227 debugStop=1 #stop app on 1pps boundary (gps_second % 30)
228 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary
229 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode
230
231 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled
232
233 ##O-RU Settings
234 totalBFWeights=64 # Total number of Beamforming Weights on RU
235
236 Tadv_cp_dl=25 # in us
237               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages
238 #Reception Window C-plane DL
239 T2a_min_cp_dl=285 # 285.42us
240 T2a_max_cp_dl=429 # 428.12us
241
242 #Reception Window C-plane UL
243 T2a_min_cp_ul=285 # 285.42us
244 T2a_max_cp_ul=429 # 428.12us
245
246 #Reception Window U-plane
247 T2a_min_up=71  # 71.35in us
248 T2a_max_up=428 # 428.12us
249
250 #Transmission Window
251 Ta3_min=20 # in us
252 Ta3_max=32 # in us
253
254 ###########################################################
255 ##O-DU Settings
256 #C-plane
257 #Transmission Window Fast C-plane DL
258 T1a_min_cp_dl=285
259 T1a_max_cp_dl=429
260
261 ##Transmission Window Fast C-plane UL
262 T1a_min_cp_ul=285
263 T1a_max_cp_ul=300
264
265 #U-plane
266 ##Transmission Window
267 T1a_min_up=96  #71 + 25 us
268 T1a_max_up=196 #71 + 25 us
269
270 #Reception Window
271 Ta4_min=0  # in us
272 Ta4_max=75 # in us
273 ###########################################################
274