* INTC Contribution to the O-RAN F Release for O-DU Low
[o-du/phy.git] / fhi_lib / app / usecase / cat_a / mu1_100mhz / 204 / usecase_du.cfg
1 #******************************************************************************
2 #
3 #   Copyright (c) 2019 Intel.
4 #
5 #   Licensed under the Apache License, Version 2.0 (the "License");
6 #   you may not use this file except in compliance with the License.
7 #   You may obtain a copy of the License at
8 #
9 #       http://www.apache.org/licenses/LICENSE-2.0
10 #
11 #   Unless required by applicable law or agreed to in writing, software
12 #   distributed under the License is distributed on an "AS IS" BASIS,
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
14 #   See the License for the specific language governing permissions and
15 #   limitations under the License.
16 #
17 #******************************************************************************/
18 # This is simple configuration file. Use '#' sign for comments
19 appMode=0    # All O-DU(0) | O-RU(1)
20 instanceId=0 # 0,1,2,... in case more than 1 application started on the same system
21 ioCore=5           # core id
22 ioWorker=0x2000000 # mask [0- no workers]
23 oXuBbuCfgFile=./bbu_pool_cfg_o_du.xml
24
25 dpdkMemorySize=10240
26 iovaMode=0
27
28 oXuNum=4 # numbers of O-RU connected to O-DU
29 oXuEthLinkSpeed=25  # 10G,25G,40G,100G speed of Physical connection on O-RU
30 oXuLinesNumber=2    # 1, 2, 3 total number of links per O-RU (Fronthaul Ethernet link)
31 oXuCPon1Vf=1        # (1) - C- plane and U-plane on the same set of VFs. (0) - C-plane and U-Plane use dedicated VFs
32
33 oXuCfgFile0=./config_file_o_du_0.dat  #O-RU0
34 oXuCfgFile1=./config_file_o_du_1.dat  #O-RU1
35 oXuCfgFile2=./config_file_o_du_2.dat  #O-RU2
36 oXuCfgFile3=./config_file_o_du_3.dat  #O-RU3
37
38 #O-XU 0
39 #PciBusAddoXu0Vf0=0000:51:01.0
40 #PciBusAddoXu0Vf1=0000:51:01.1
41 #PciBusAddoXu0Vf2=0000:51:01.2
42 #PciBusAddoXu0Vf3=0000:51:01.3
43
44 #O-XU 1
45 #PciBusAddoXu1Vf0=0000:51:01.4
46 #PciBusAddoXu1Vf1=0000:51:01.5
47 #PciBusAddoXu1Vf2=0000:51:01.6
48 #PciBusAddoXu1Vf3=0000:51:01.7
49
50 #O-XU 2
51 #PciBusAddoXu2Vf0=0000:51:02.0
52 #PciBusAddoXu2Vf1=0000:51:02.1
53 #PciBusAddoXu2Vf2=0000:51:02.2
54 #PciBusAddoXu2Vf3=0000:51:02.3
55
56 # remote O-XU 0 Eth Link 0
57 oXuRem0Mac0=00:11:22:33:00:01
58 oXuRem0Mac1=00:11:22:33:00:11
59 # remote O-XU 0 Eth Link 1
60 oXuRem0Mac2=00:11:22:33:00:21
61 oXuRem0Mac3=00:11:22:33:00:31
62
63 # #remote O-XU 1 Eth Link 0
64 oXuRem1Mac0=00:11:22:33:01:01
65 oXuRem1Mac1=00:11:22:33:01:11
66 # remote O-XU 1 Eth Link 1
67 oXuRem1Mac2=00:11:22:33:01:21
68 oXuRem1Mac3=00:11:22:33:01:31
69
70 #remote O-XU 2 Eth Link 0
71 oXuRem2Mac0=00:11:22:33:02:01
72 oXuRem2Mac1=00:11:22:33:02:11
73 #remote O-XU 2 Eth Link 1
74 oXuRem2Mac2=00:11:22:33:02:21
75 oXuRem2Mac3=00:11:22:33:02:31
76
77 #remote O-XU 3 Eth Link 0
78 oXuRem3Mac0=00:11:22:33:03:01
79 oXuRem3Mac1=00:11:22:33:03:11
80 #remote O-XU 3 Eth Link 1
81 oXuRem3Mac2=00:11:22:33:03:21
82 oXuRem3Mac3=00:11:22:33:03:31