* INTC Contribution to the O-RAN F Release for O-DU Low
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 2422 / peak_o_ru_tst376.dat
@@ -17,7 +17,7 @@
 #******************************************************************************/
 
 #Peak: 100 %
-#311   TDD     DDDFU: S it's 6:4:4     1       64T64R  100     16      16      100%    273     3276    100%    273     3276    Peak: 100 %
+#301   TDD     DDDFU: S it's 6:4:4     1       64T64R  100     16      8       100%    273     3276    100%    273     3276    Peak: 100 %
 
 
 
@@ -26,9 +26,9 @@ instanceId=1 # 0,1,2,... in case more than 1 application started on the same sys
 appMode=1 # O-DU(0) | O-RU(1)
 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)
 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)
-antNum=16 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B
-antNumUL=16 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B
-antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R
+antNum=4 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B
+antNumUL=2 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B
+antElmTRx=32 #number of Antenna Elements for Cat B default 32T32R
 
 #UEs
 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources
@@ -62,22 +62,10 @@ Gps_Alpha=0 #alpha and beta value as in section 9.7.2 of ORAN spec
 Gps_Beta=0
 
 numSlots=20 #number of slots per IQ files
-antC0=./usecase/cat_b/mu1_100mhz/uliq00_tst376.bin   #CC0
-antC1=./usecase/cat_b/mu1_100mhz/uliq01_tst376.bin   #CC0
-antC2=./usecase/cat_b/mu1_100mhz/uliq02_tst376.bin   #CC0
-antC3=./usecase/cat_b/mu1_100mhz/uliq03_tst376.bin   #CC0
-antC4=./usecase/cat_b/mu1_100mhz/uliq04_tst376.bin   #CC1
-antC5=./usecase/cat_b/mu1_100mhz/uliq05_tst376.bin   #CC1
-antC6=./usecase/cat_b/mu1_100mhz/uliq06_tst376.bin   #CC1
-antC7=./usecase/cat_b/mu1_100mhz/uliq07_tst376.bin  #CC1
-antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
-antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
-antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2
-antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2
-antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3
-antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3
-antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3
-antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
+antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
+antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
+antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
+antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
 
 #SlotNumTx0=./peak_txconfig_1.cfg
 #SlotNumTx1=./peak_txconfig_1.cfg
@@ -103,30 +91,31 @@ antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
 #SlotNumRx8=./peak_rxconfig_3.cfg
 #SlotNumRx9=./peak_rxconfig_1.cfg
 
-
-
 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
-antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
-antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
-antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
-antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
-antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
-antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
-antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
-antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
-antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
-antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
-antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
-antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
-
-rachEanble=0 # Enable (1)| disable (0) PRACH configuration
+#antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
+#antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
+#antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
+#antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
+#antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
+#antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
+#antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
+#antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
+#antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
+#antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
+#antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
+#antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
+
+rachEnable=0 # Enable (1)| disable (0) PRACH configuration
 prachConfigIndex=189
 
-srsEanble=1 # Enable (1)| disable (0) SRS
-srsSym=1 # (1<<13) symbol used for SRS (def: sym 13)
+srsEnable=1 # Enable (1)| disable (0) SRS
+srsSym=4 # deprecated
+srsSlot=3           # scheduled SRS slot within TDD period
+srsNdmOffset=2      # delay offset to start NDM SRS U-Plane
+srsNdmTxDuration=4  # TX duration for NDM SRTS U-Plane (numberof of symbols)
 
 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin
 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin
@@ -160,38 +149,38 @@ antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin
 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin
 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin
 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin
-antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin
-antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin
-antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin
-antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin
-antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin
-antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin
-antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin
-antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin
-antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin
-antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin
-antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin
-antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin
-antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin
-antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin
-antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin
-antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin
-antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin
-antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin
-antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin
-antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin
-antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin
-antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin
-antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin
-antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin
-antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin
-antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin
-antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin
-antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin
-antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin
-antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin
-antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin
-antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin
+#antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin
+#antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin
+#antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin
+#antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin
+#antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin
+#antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin
+#antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin
+#antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin
+#antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin
+#antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin
+#antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin
+#antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin
+#antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin
+#antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin
+#antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin
+#antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin
+#antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin
+#antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin
+#antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin
+#antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin
+#antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin
+#antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin
+#antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin
+#antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin
+#antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin
+#antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin
+#antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin
+#antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin
+#antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin
+#antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin
+#antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin
+#antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin
 
 #DL PRB / %    Used RBs        UL PRB / %      Used RBs
 #66%   180     33%     90
@@ -237,8 +226,8 @@ ExtBfwUl4=2,24,0,0,9,1
 ExtBfwUl5=2,17,0,0,9,1
 
 nPrbElemSrs=1
-PrbElemSrs0=0,273,0,14,0,0,1,9,0
-#PrbElemSrs1=136,137,0,14,0,0,0,16,0
+#nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
+PrbElemSrs0=0,273,13,1,0,0,1,9,0
 
 ###########################################################
 
@@ -246,7 +235,7 @@ PrbElemSrs0=0,273,0,14,0,0,1,9,0
 iqswap=0 #do swap of IQ before send buffer to eth
 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order
 compression=1 # (1) compression enabled (0) compression disabled
-compType=1 # (1) Static Compression with config info sent over the M-Plane (0) Dynamic compression with configuration sent over the C and U Plane
+
 ##Debug
 debugStop=1 #stop app on 1pps boundary (gps_second % 30)
 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary
@@ -255,7 +244,7 @@ bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardw
 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled
 
 ##O-RU Settings
-totalBFWeights=64 # Total number of Beamforming Weights on RU
+totalBFWeights=32 # Total number of Beamforming Weights on RU
 
 Tadv_cp_dl=25 # in us
               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages