O-RAN E Maintenance Release contribution for ODULOW
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / testcases.md
1 | Test # | MTU | Duplexing | Slot pattern | Cells | Antennas | BW | MIMO DL | MIMO UL | DL PRB % | Used RBs | DL SCS | UL PRB % | Used RBs | UL SCS | Comment |
2 | ------ | --- | --------- | ------------ | ----- | -------- | -- | ------- | ------- | -------- | -------- | ------ | -------- | -------- | ------ | ------- |
3 101|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|8T8R|100|4|2|33%|90|1080|33%|90|1080
4 102|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|8T8R|100|4|2|33%|90|1080|33%|90|1080
5 103|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|8T8R|100|4|2|66%|180|2160|33%|90|1080
6 104|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|33%|90|1080|33%|90|1080
7 105|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|33%|90|1080|33%|90|1080
8 106|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|66%|180|2160|33%|90|1080
9 107|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|8|4|33%|90|1080|33%|90|1080
10 108|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|8|4|33%|90|1080|33%|90|1080
11 109|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|8|4|66%|180|2160|33%|90|1080
12 201|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|8T8R|100|8|4|70.3%|192|2304|70.0%|191|2292|new added 70% with 8T8R
13 202|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|100.0%|273|3276|100.0%|273|3276|1 peak
14 203|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|4|70.3%|192|2304|35.0%|96|1152|35% center
15 204|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|4|70.3%|192|2304|35.0%|96|1152|45% mid
16 205|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|4|1|70.3%|192|2304|35.0%|96|1152|20% edge
17 206|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|8|4|70.3%|192|2304|70.0%|191|2292|70%
18 211|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|8T8R|100|8|8|70.3%|192|2304|70.0%|191|2292|new added 70% with 8T8R (2xUL)
19 212|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|16|100.0%|273|3276|100.0%|273|3276|1 peak (2xUL)
20 213|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|70.3%|192|2304|35.0%|96|1152|35% center (2xUL)
21 214|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|16|8|70.3%|192|2304|35.0%|96|1152|45% mid (2xUL)
22 215|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|4|2|70.3%|192|2304|35.0%|96|1152|20% edge (2xUL)
23 216|9600|TDD|DDDSUUDDDD: S it's 6:4:4|1|64T64R|100|8|8|70.3%|192|2304|70.0%|191|2292|70% (2xUL)
24 303|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|4|37%|100|1200|37%|100|1200|NC: 12%
25 304|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|4|37%|100|1200|37%|100|1200|MC: 20%
26 305|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|4|2|37%|100|1200|37%|100|1200|MEC: 28%
27 306|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|2|1|37%|100|1200|37%|100|1200|EC: 36%
28 3301|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|100%|273|3276|100%|273|3276|Peak: 100 %
29 3301|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|Avg: 36 %
30 3301|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|Avg: 36 %
31 311|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|100%|273|3276|100%|273|3276|Peak: 100 %
32 312|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|16|37%|100|1200|37%|100|1200|Peak: 4 %
33 313|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|NC: 12%
34 314|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|8|37%|100|1200|37%|100|1200|MC: 20%
35 315|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|4|4|37%|100|1200|37%|100|1200|MEC: 28%
36 316|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|2|2|37%|100|1200|37%|100|1200|EC: 36%
37 3311|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|100%|273|3276|100%|273|3276|Peak: 100 %
38 3311|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|37%|100|1200|37%|100|1200|Avg: 36 %
39 3311|9600|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|37%|100|1200|37%|100|1200|Avg: 36 %
40 501|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|100%|273|3276|100%|273|3276|Peak: 100 %
41 502|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|8|37%|100|1200|37%|100|1200|Peak: 4 %
42 503|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|4|37%|100|1200|37%|100|1200|NC: 12%
43 504|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|4|37%|100|1200|37%|100|1200|MC: 20%
44 505|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|4|2|37%|100|1200|37%|100|1200|MEC: 28%
45 506|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|2|1|37%|100|1200|37%|100|1200|EC: 36%
46 3501|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|100%|273|3276|100%|273|3276|Peak: 100 %
47 3501|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|Avg: 36 %
48 3501|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|Avg: 36 %
49 511|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|100%|273|3276|100%|273|3276|Peak: 100 %
50 512|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|16|37%|100|1200|37%|100|1200|Peak: 4 %
51 513|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|8|37%|100|1200|37%|100|1200|NC: 12%
52 514|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|8|8|37%|100|1200|37%|100|1200|MC: 20%
53 515|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|4|4|37%|100|1200|37%|100|1200|MEC: 28%
54 516|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|2|2|37%|100|1200|37%|100|1200|EC: 36%
55 3511|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|100%|273|3276|100%|273|3276|Peak: 100 %
56 3511|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|37%|100|1200|37%|100|1200|Avg: 36 %
57 3511|1500|TDD|DDDFU: S it's 10:2:2|1|64T64R|100|16|16|37%|100|1200|37%|100|1200|Avg: 36 %