First round of documentation cleanup for oran_e_maintenance_release_v1.0
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 3301 / avg_o_ru_tst377_dynamic.dat
1 #******************************************************************************
2 #
3 #   Copyright (c) 2019 Intel.
4 #
5 #   Licensed under the Apache License, Version 2.0 (the "License");
6 #   you may not use this file except in compliance with the License.
7 #   You may obtain a copy of the License at
8 #
9 #       http://www.apache.org/licenses/LICENSE-2.0
10 #
11 #   Unless required by applicable law or agreed to in writing, software
12 #   distributed under the License is distributed on an "AS IS" BASIS,
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
14 #   See the License for the specific language governing permissions and
15 #   limitations under the License.
16 #
17 #******************************************************************************/
18
19 #MC
20 #20%
21 #TDD    DDDFU: S it's 10:2:2    1       64T64R  100     16      8       37%     100     1200    37%     100     1200    Avg: 36 %
22
23
24 # This is simple configuration file. Use '#' sign for comments
25 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system
26 appMode=1 # O-DU(0) | O-RU(1)
27 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)
28 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)
29 antNum=16 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B
30 antNumUL=8 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B
31 antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R
32
33 #UEs
34 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources
35 DlLayersPerUe=1 #number of RX anntennas on DL UE side
36 UlLayersPerUe=1 #number of TX anntennas on UL UE side
37
38
39 ##Numerology
40 mu=1 #30Khz Sub Carrier Spacing
41
42 ttiPeriod=500 # in us TTI period (30Khz default 500us)
43
44 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
45 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
46 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
47 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
48 nDLFftSize=4096
49 nULFftSize=4096
50
51 nFrameDuplexType=1 # 0 - FDD 1 - TDD
52 nTddPeriod=5 #[0-9] DDDFU, for S it's 10:2:2
53 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
54 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
55 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
56 sSlotConfig3=0,0,0,0,0,0,0,0,0,0,2,2,1,1 # (0) - DL (1) - UL (2) - GUARD
57 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
58
59 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single
60  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)
61 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec
62 Gps_Beta=0
63
64 puschMaskEnable=1 # Enable (1)| disable (0) PUSCH Mask
65 puschMaskSlot=3 # (num mode Frame) slots will not transfer PUSCH channel (def: sym 13)
66
67 numSlots=20 #number of slots per IQ files
68 antC0=./usecase/cat_b/mu1_100mhz/uliq00_tst377.bin   #CC0
69 antC1=./usecase/cat_b/mu1_100mhz/uliq01_tst377.bin   #CC0
70 antC2=./usecase/cat_b/mu1_100mhz/uliq02_tst377.bin   #CC0
71 antC3=./usecase/cat_b/mu1_100mhz/uliq03_tst377.bin   #CC0
72 antC4=./usecase/cat_b/mu1_100mhz/uliq04_tst377.bin   #CC1
73 antC5=./usecase/cat_b/mu1_100mhz/uliq05_tst377.bin   #CC1
74 antC6=./usecase/cat_b/mu1_100mhz/uliq06_tst377.bin   #CC1
75 antC7=./usecase/cat_b/mu1_100mhz/uliq07_tst377.bin  #CC1
76 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
77 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
78 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2
79 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2
80 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3
81 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3
82 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3
83 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
84
85 #SlotNumTx0=./avg_txconfig_1.cfg
86 #SlotNumTx1=./avg_txconfig_1.cfg
87 #SlotNumTx2=./avg_txconfig_1.cfg
88 #SlotNumTx3=./avg_txconfig_2.cfg
89 #SlotNumTx4=./avg_txconfig_0.cfg
90
91 #SlotNumTx5=./avg_txconfig_1.cfg
92 #SlotNumTx6=./avg_txconfig_1.cfg
93 #SlotNumTx7=./avg_txconfig_1.cfg
94 #SlotNumTx8=./avg_txconfig_2.cfg
95 #SlotNumTx9=./avg_txconfig_0.cfg
96
97 #SlotNumRx0=./avg_rxconfig_0.cfg
98 #SlotNumRx1=./avg_rxconfig_0.cfg
99 #SlotNumRx2=./avg_rxconfig_0.cfg
100 #SlotNumRx3=./avg_rxconfig_2.cfg
101 #SlotNumRx4=./avg_rxconfig_1.cfg
102
103 #SlotNumRx5=./avg_rxconfig_0.cfg
104 #SlotNumRx6=./avg_rxconfig_0.cfg
105 #SlotNumRx7=./avg_rxconfig_0.cfg
106 #SlotNumRx8=./avg_rxconfig_3.cfg
107 #SlotNumRx9=./avg_rxconfig_1.cfg
108
109
110 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
111 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
112 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
113 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
114 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
115 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
116 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
117 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
118 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
119 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
120 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
121 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
122 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
123 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
124 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
125 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
126
127 rachEanble=0 # Enable (1)| disable (0) PRACH configuration
128 prachConfigIndex=189
129
130 srsEanble=1 # Enable (1)| disable (0) SRS
131 srsSym=1 # (1<<13) symbol used for SRS (def: sym 13)
132
133 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin
134 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin
135 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin
136 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin
137 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin
138 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin
139 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin
140 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin
141 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin
142 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin
143 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin
144 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin
145 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin
146 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin
147 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin
148 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin
149 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin
150 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin
151 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin
152 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin
153 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin
154 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin
155 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin
156 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin
157 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin
158 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin
159 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin
160 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin
161 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin
162 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin
163 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin
164 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin
165 antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin
166 antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin
167 antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin
168 antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin
169 antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin
170 antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin
171 antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin
172 antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin
173 antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin
174 antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin
175 antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin
176 antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin
177 antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin
178 antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin
179 antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin
180 antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin
181 antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin
182 antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin
183 antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin
184 antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin
185 antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin
186 antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin
187 antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin
188 antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin
189 antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin
190 antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin
191 antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin
192 antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin
193 antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin
194 antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin
195 antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin
196 antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin
197
198 #DL PRB / %     Used RBs        UL PRB / %      Used RBs
199 #66%    180     33%     90
200
201 ###########################################################
202 ##Section Settings
203 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used
204
205 nPrbElemDl=2
206 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
207 # weight base beams
208 PrbElemDl0=0,48,0,14,0,1,1,9,1
209 PrbElemDl1=48,48,0,14,1,1,1,9,1
210 PrbElemDl2=96,48,0,14,2,1,1,9,1
211 PrbElemDl3=144,34,0,14,3,1,1,9,1
212 # Extension Parameters for Beamforming weights
213 # numBundPrb, numSetBFW, RAD, disableBFW, bfwIqWidth, bfwCompMeth
214 ExtBfwDl0=2,24,0,0,9,1
215 ExtBfwDl1=2,24,0,0,9,1
216 ExtBfwDl2=12,4,0,0,9,1
217 ExtBfwDl3=10,4,0,0,9,1
218
219 nPrbElemUl=2
220 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
221 # weight base beams
222 PrbElemUl0=0,64,0,14,0,1,1,9,1
223 PrbElemUl1=64,36,0,14,1,1,1,9,1
224 PrbElemUl2=96,48,0,14,2,1,1,9,1
225 PrbElemUl3=144,34,0,14,3,1,1,9,1
226 # Extension Parameters for Beamforming weights
227 # numBundPrb, numSetBFW, RAD, disableBFW, bfwIqWidth, bfwCompMeth
228 ExtBfwUl0=2,24,0,0,9,1
229 ExtBfwUl1=2,24,0,0,9,1
230 ExtBfwUl2=12,4,0,0,9,1
231 ExtBfwUl3=10,4,0,0,9,1
232
233 nPrbElemSrs=1
234 PrbElemSrs0=0,273,0,14,0,0,1,9,0
235 #PrbElemSrs1=136,137,0,14,0,0,0,16,0
236
237 ###########################################################
238
239 ## control of IQ byte order
240 iqswap=0 #do swap of IQ before send buffer to eth
241 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order
242 compression=1 # (1) compression enabled (0) compression disabled
243
244 ##Debug
245 debugStop=1 #stop app on 1pps boundary (gps_second % 30)
246 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary
247 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode
248
249 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled
250
251 ##O-RU Settings
252 totalBFWeights=64 # Total number of Beamforming Weights on RU
253
254 Tadv_cp_dl=25 # in us
255               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages
256 #Reception Window C-plane DL
257 T2a_min_cp_dl=285 # 285.42us
258 T2a_max_cp_dl=429 # 428.12us
259
260 #Reception Window C-plane UL
261 T2a_min_cp_ul=285 # 285.42us
262 T2a_max_cp_ul=429 # 428.12us
263
264 #Reception Window U-plane
265 T2a_min_up=71  # 71.35in us
266 T2a_max_up=428 # 428.12us
267
268 #Transmission Window
269 Ta3_min=20 # in us
270 Ta3_max=32 # in us
271
272 ###########################################################
273 ##O-DU Settings
274 #C-plane
275 #Transmission Window Fast C-plane DL
276 T1a_min_cp_dl=285
277 T1a_max_cp_dl=429
278
279 ##Transmission Window Fast C-plane UL
280 T1a_min_cp_ul=285
281 T1a_max_cp_ul=300
282
283 #U-plane
284 ##Transmission Window
285 T1a_min_up=96  #71 + 25 us
286 T1a_max_up=196 #71 + 25 us
287
288 #Reception Window
289 Ta4_min=0  # in us
290 Ta4_max=75 # in us
291 ###########################################################
292