Update to odulow per maintenance bronze
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 304 / config_file_o_ru.dat
1 #******************************************************************************
2 #
3 #   Copyright (c) 2019 Intel.
4 #
5 #   Licensed under the Apache License, Version 2.0 (the "License");
6 #   you may not use this file except in compliance with the License.
7 #   You may obtain a copy of the License at
8 #
9 #       http://www.apache.org/licenses/LICENSE-2.0
10 #
11 #   Unless required by applicable law or agreed to in writing, software
12 #   distributed under the License is distributed on an "AS IS" BASIS,
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
14 #   See the License for the specific language governing permissions and
15 #   limitations under the License.
16 #
17 #******************************************************************************/
18
19 #MC
20 #20%
21 #TDD DDDFU 1 64T64R 100 8 4 65% 178 65% 178     
22
23 # This is simple configuration file. Use '#' sign for comments
24 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system
25 appMode=1 # O-DU(0) | O-RU(1)
26 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)
27 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)
28 antNum=8 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B 
29 antNumUL=4 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B 
30 antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R
31
32 #UEs
33 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources    
34 DlLayersPerUe=1 #number of RX anntennas on DL UE side
35 UlLayersPerUe=1 #number of TX anntennas on UL UE side
36
37
38 ##Numerology
39 mu=1 #30Khz Sub Carrier Spacing
40
41 ttiPeriod=500 # in us TTI period (30Khz default 500us)
42
43 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
44 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
45 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
46 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
47 nDLFftSize=4096
48 nULFftSize=4096
49
50 nFrameDuplexType=1 # 0 - FDD 1 - TDD
51 nTddPeriod=5 #[0-9] DDDFU, for S it's 6:4:4
52 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
53 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
54 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
55 sSlotConfig3=0,0,0,0,0,0,2,2,2,2,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
56 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
57
58 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single 
59  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)
60 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec
61 Gps_Beta=0
62
63 ioCore=15
64 # Eth 0
65 duMac0=00:11:22:33:44:66 # asigned MAC of O-DU VF
66 ruMac0=00:11:22:33:44:55 # O-RU VF for O-RU app
67 duMac1=00:11:22:33:44:66 # asigned MAC of O-DU VF
68 ruMac1=00:11:22:33:44:55 # O-RU VF for O-RU app
69
70 # Eth 1
71 duMac2=00:11:22:33:44:77 # asigned MAC of O-DU VF
72 ruMac2=00:11:22:33:44:44 # O-RU VF for O-RU app
73 duMac3=00:11:22:33:44:77 # asigned MAC of O-DU VF
74 ruMac3=00:11:22:33:44:44 # O-RU VF for O-RU app
75
76 numSlots=10 #number of slots per IQ files
77 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
78 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
79 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
80 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
81 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
82 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
83 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
84 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
85 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
86 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
87 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2
88 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2
89 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3
90 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3
91 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3
92 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
93
94 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
95 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
96 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
97 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
98 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
99 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
100 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
101 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
102 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
103 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
104 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
105 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
106 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
107 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
108 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
109 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
110
111 rachEanble=0 # Enable (1)| disable (0) PRACH configuration
112 prachConfigIndex=189
113
114 srsEanble=1 # Enable (1)| disable (0) SRS 
115 srsSym=8192 # (1<<13) symbol used for SRS (def: sym 13)
116
117 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   
118 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   
119 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   
120 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   
121 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   
122 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   
123 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   
124 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   
125 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   
126 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   
127 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin 
128 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin 
129 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin 
130 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin 
131 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin 
132 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin 
133 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin   
134 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin   
135 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin   
136 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin   
137 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin   
138 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin   
139 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin   
140 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin   
141 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin   
142 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin   
143 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin 
144 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin 
145 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin 
146 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin 
147 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin 
148 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin 
149 antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin   
150 antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin   
151 antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin   
152 antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin   
153 antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin   
154 antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin   
155 antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin   
156 antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin   
157 antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin   
158 antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin   
159 antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin 
160 antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin 
161 antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin 
162 antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin 
163 antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin 
164 antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin 
165 antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin   
166 antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin   
167 antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin   
168 antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin   
169 antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin   
170 antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin   
171 antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin   
172 antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin   
173 antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin   
174 antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin   
175 antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin 
176 antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin 
177 antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin 
178 antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin 
179 antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin 
180 antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin 
181
182 #DL PRB / %     Used RBs        UL PRB / %      Used RBs
183 #66%    180     33%     90
184
185 ###########################################################
186 ##Section Settings
187 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used 
188
189 nPrbElemDl=4
190 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
191 # weight base beams 
192 PrbElemDl0=0,48,0,14,0,1,1,9,1
193 PrbElemDl1=48,48,0,14,1,1,1,9,1
194 PrbElemDl2=96,48,0,14,2,1,1,9,1
195 PrbElemDl3=144,34,0,14,3,1,1,9,1
196
197 nPrbElemUl=4
198 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
199 # weight base beams 
200 PrbElemUl0=0,48,0,14,0,1,1,9,1
201 PrbElemUl1=48,48,0,14,1,1,1,9,1
202 PrbElemUl2=96,48,0,14,2,1,1,9,1
203 PrbElemUl3=144,34,0,14,3,1,1,9,1
204
205 ###########################################################
206
207 ## control of IQ byte order
208 iqswap=0 #do swap of IQ before send buffer to eth
209 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order
210 compression=1 # (1) compression enabled (0) compression disabled
211
212 ##Debug
213 debugStop=1 #stop app on 1pps boundary (gps_second % 30)
214 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary
215 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode
216
217 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled
218
219 ##O-RU Settings
220 totalBFWeights=64 # Total number of Beamforming Weights on RU
221
222 Tadv_cp_dl=25 # in us
223               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages
224 #Reception Window C-plane DL
225 T2a_min_cp_dl=285 # 285.42us
226 T2a_max_cp_dl=429 # 428.12us
227
228 #Reception Window C-plane UL
229 T2a_min_cp_ul=285 # 285.42us
230 T2a_max_cp_ul=429 # 428.12us
231
232 #Reception Window U-plane
233 T2a_min_up=71  # 71.35in us
234 T2a_max_up=428 # 428.12us
235
236 #Transmission Window
237 Ta3_min=20 # in us 
238 Ta3_max=32 # in us 
239
240 ###########################################################
241 ##O-DU Settings
242 #C-plane
243 #Transmission Window Fast C-plane DL
244 T1a_min_cp_dl=285
245 T1a_max_cp_dl=429
246
247 ##Transmission Window Fast C-plane UL
248 T1a_min_cp_ul=285
249 T1a_max_cp_ul=300
250
251 #U-plane
252 ##Transmission Window
253 T1a_min_up=96  #71 + 25 us
254 T1a_max_up=196 #71 + 25 us
255
256 #Reception Window
257 Ta4_min=0  # in us 
258 Ta4_max=75 # in us 
259 ###########################################################
260