079da8115f54ca3b5dbe2fa00dec46803ccf16d0
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 102 / config_file_o_ru.dat
1 #******************************************************************************
2 #
3 #   Copyright (c) 2019 Intel.
4 #
5 #   Licensed under the Apache License, Version 2.0 (the "License");
6 #   you may not use this file except in compliance with the License.
7 #   You may obtain a copy of the License at
8 #
9 #       http://www.apache.org/licenses/LICENSE-2.0
10 #
11 #   Unless required by applicable law or agreed to in writing, software
12 #   distributed under the License is distributed on an "AS IS" BASIS,
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
14 #   See the License for the specific language governing permissions and
15 #   limitations under the License.
16 #
17 #******************************************************************************/
18
19 #TDD    1       8T8R    100     4       2       MAX     16QAM 0.5       33%     90      33%     90      4.25    1.15    0%              DU
20
21 # This is simple configuration file. Use '#' sign for comments
22 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system
23 appMode=1 # O-DU(0) | O-RU(1)
24 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)
25 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)
26 antNum=4 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B 
27 antNumUL=2 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B 
28 antElmTRx=8 #number of Antenna Elements for Cat B default 32T32R
29
30 #UEs
31 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources    
32 DlLayersPerUe=1 #number of RX anntennas on DL UE side
33 UlLayersPerUe=1 #number of TX anntennas on UL UE side
34
35
36 ##Numerology
37 mu=1 #30Khz Sub Carrier Spacing
38
39 ttiPeriod=500 # in us TTI period (30Khz default 500us)
40
41 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
42 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000
43 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
44 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400
45 nDLFftSize=4096
46 nULFftSize=4096
47
48 nFrameDuplexType=1 # 0 - FDD 1 - TDD
49 nTddPeriod=10 #[0-9] DDDSUUDDDD, for S it's 6:4:4
50 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
51 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
52 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
53 sSlotConfig3=0,0,0,0,0,0,2,2,2,2,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
54 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
55 sSlotConfig5=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD
56 sSlotConfig6=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
57 sSlotConfig7=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
58 sSlotConfig8=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
59 sSlotConfig9=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD
60
61 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single 
62  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)
63 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec
64 Gps_Beta=0
65
66 ioCore=10
67 systemCore=10
68 pktProcCore=10
69 pktAuxCore=10
70 timingCore=11
71 llsCUMac=00:11:22:33:44:66 # asigned MAC of O-DU VF
72 ruMac=00:11:22:33:44:55    # O-RU VF for O-RU app
73
74 numSlots=10 #number of slots per IQ files
75 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
76 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
77 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
78 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
79 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
80 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
81 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
82 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
83 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
84 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
85 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2
86 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2
87 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3
88 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3
89 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3
90 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3
91
92 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0
93 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0
94 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0
95 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0
96 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1
97 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1
98 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1
99 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1
100 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2
101 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2
102 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2
103 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2
104 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3
105 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3
106 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3
107 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3
108
109 rachEanble=0 # Enable (1)| disable (0) PRACH configuration
110 prachConfigIndex=189
111
112 srsEanble=1 # Enable (1)| disable (0) SRS 
113 srsSym=8192 # (1<<13) symbol used for SRS (def: sym 13)
114
115 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   
116 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   
117 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   
118 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   
119 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   
120 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   
121 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   
122 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   
123 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   
124 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   
125 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin 
126 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin 
127 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin 
128 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin 
129 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin 
130 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin 
131 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin   
132 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin   
133 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin   
134 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin   
135 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin   
136 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin   
137 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin   
138 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin   
139 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin   
140 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin   
141 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin 
142 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin 
143 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin 
144 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin 
145 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin 
146 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin 
147
148 ###########################################################
149 ##Section Settings
150 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used 
151
152 nPrbElemDl=1
153 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
154 # weight base beams 
155 PrbElemDl0=0,90,0,14,1,1,1,9,1
156
157 nPrbElemUl=1
158 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType
159 # weight base beams 
160 PrbElemUl0=0,90,0,14,1,1,1,9,1
161
162 ###########################################################
163
164 ## control of IQ byte order
165 iqswap=0 #do swap of IQ before send buffer to eth
166 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order
167 compression=1 # (1) compression enabled (0) compression disabled
168
169 ##Debug
170 debugStop=1 #stop app on 1pps boundary (gps_second % 30)
171 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary
172 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode
173
174 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled
175
176 ##O-RU Settings
177 totalBFWeights=32 # Total number of Beamforming Weights on RU
178
179 Tadv_cp_dl=25 # in us
180               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages
181 #Reception Window C-plane DL
182 T2a_min_cp_dl=285 # 285.42us
183 T2a_max_cp_dl=429 # 428.12us
184
185 #Reception Window C-plane UL
186 T2a_min_cp_ul=285 # 285.42us
187 T2a_max_cp_ul=429 # 428.12us
188
189 #Reception Window U-plane
190 T2a_min_up=71  # 71.35in us
191 T2a_max_up=428 # 428.12us
192
193 #Transmission Window
194 Ta3_min=20 # in us 
195 Ta3_max=32 # in us 
196
197 ###########################################################
198 ##O-DU Settings
199 #C-plane
200 #Transmission Window Fast C-plane DL
201 T1a_min_cp_dl=285
202 T1a_max_cp_dl=429
203
204 ##Transmission Window Fast C-plane UL
205 T1a_min_cp_ul=285
206 T1a_max_cp_ul=300
207
208 #U-plane
209 ##Transmission Window
210 T1a_min_up=96  #71 + 25 us
211 T1a_max_up=196 #71 + 25 us
212
213 #Reception Window
214 Ta4_min=0  # in us 
215 Ta4_max=75 # in us 
216 ###########################################################
217