-numSlots=40 #number of slots per IQ files
-antC0=./usecase/mu3_100mhz/ant_0.bin #CC0
-antC1=./usecase/mu3_100mhz/ant_1.bin #CC0
-antC2=./usecase/mu3_100mhz/ant_2.bin #CC0
-antC3=./usecase/mu3_100mhz/ant_3.bin #CC0
-antC4=./usecase/mu3_100mhz/ant_4.bin #CC1
-antC5=./usecase/mu3_100mhz/ant_5.bin #CC1
-antC6=./usecase/mu3_100mhz/ant_6.bin #CC1
-antC7=./usecase/mu3_100mhz/ant_7.bin #CC1
-antC8=./usecase/mu3_100mhz/ant_8.bin #CC2
-antC9=./usecase/mu3_100mhz/ant_9.bin #CC2
-antC10=./usecase/mu3_100mhz/ant_10.bin #CC2
-antC11=./usecase/mu3_100mhz/ant_11.bin #CC2
-antC12=./usecase/mu3_100mhz/ant_12.bin #CC3
-antC13=./usecase/mu3_100mhz/ant_13.bin #CC3
-antC14=./usecase/mu3_100mhz/ant_14.bin #CC3
-antC15=./usecase/mu3_100mhz/ant_15.bin #CC3
+numSlots=20 #number of slots per IQ files
+antC0=./usecase/cat_a/mu3_100mhz/ant_0.bin #CC0
+antC1=./usecase/cat_a/mu3_100mhz/ant_1.bin #CC0
+antC2=./usecase/cat_a/mu3_100mhz/ant_2.bin #CC0
+antC3=./usecase/cat_a/mu3_100mhz/ant_3.bin #CC0
+antC4=./usecase/cat_a/mu3_100mhz/ant_4.bin #CC1
+antC5=./usecase/cat_a/mu3_100mhz/ant_5.bin #CC1
+antC6=./usecase/cat_a/mu3_100mhz/ant_6.bin #CC1
+antC7=./usecase/cat_a/mu3_100mhz/ant_7.bin #CC1
+antC8=./usecase/cat_a/mu3_100mhz/ant_8.bin #CC2
+antC9=./usecase/cat_a/mu3_100mhz/ant_9.bin #CC2
+antC10=./usecase/cat_a/mu3_100mhz/ant_10.bin #CC2
+antC11=./usecase/cat_a/mu3_100mhz/ant_11.bin #CC2
+antC12=./usecase/cat_a/mu3_100mhz/ant_12.bin #CC3
+antC13=./usecase/cat_a/mu3_100mhz/ant_13.bin #CC3
+antC14=./usecase/cat_a/mu3_100mhz/ant_14.bin #CC3
+antC15=./usecase/cat_a/mu3_100mhz/ant_15.bin #CC3