1. Update Dockerfile for CI build. But there is dependency on Intel System Studio...
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / config_file_o_ru.dat
1 #******************************************************************************\r
2 #\r
3 #   Copyright (c) 2019 Intel.\r
4 #\r
5 #   Licensed under the Apache License, Version 2.0 (the "License");\r
6 #   you may not use this file except in compliance with the License.\r
7 #   You may obtain a copy of the License at\r
8 #\r
9 #       http://www.apache.org/licenses/LICENSE-2.0\r
10 #\r
11 #   Unless required by applicable law or agreed to in writing, software\r
12 #   distributed under the License is distributed on an "AS IS" BASIS,\r
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.\r
14 #   See the License for the specific language governing permissions and\r
15 #   limitations under the License.\r
16 #\r
17 #******************************************************************************/\r
18 \r
19 \r
20 # This is simple configuration file. Use '#' sign for comments\r
21 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system\r
22 appMode=1 # O-DU(0) | O-RU(1)\r
23 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)\r
24 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)\r
25 antNum=8 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B \r
26 antNumUL=4 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B \r
27 antElmTRx=32 #number of Antenna Elements for Cat B default 32T32R\r
28 \r
29 #UEs\r
30 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources    \r
31 DlLayersPerUe=1 #number of RX anntennas on DL UE side\r
32 UlLayersPerUe=1 #number of TX anntennas on UL UE side\r
33 \r
34 \r
35 ##Numerology\r
36 mu=1 #30Khz Sub Carrier Spacing\r
37 \r
38 ttiPeriod=500 # in us TTI period (30Khz default 500us)\r
39 \r
40 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
41 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
42 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
43 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
44 nDLFftSize=4096\r
45 nULFftSize=4096\r
46 \r
47 nFrameDuplexType=1 # 0 - FDD 1 - TDD\r
48 nTddPeriod=10 #[0-9] DDDSUUDDDD, for S it's 6:4:4\r
49 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
50 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
51 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
52 sSlotConfig3=0,0,0,0,0,0,2,2,2,2,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
53 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
54 sSlotConfig5=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
55 sSlotConfig6=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
56 sSlotConfig7=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
57 sSlotConfig8=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
58 sSlotConfig9=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
59 \r
60 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single \r
61  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)\r
62 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec\r
63 Gps_Beta=0\r
64 \r
65 ioCore=10
66 systemCore=10
67 pktProcCore=10
68 pktAuxCore=10
69 timingCore=11
70 llsCUMac=00:11:22:33:44:66 # asigned MAC of O-DU VF\r
71 ruMac=00:11:22:33:44:55    # O-RU VF for O-RU app\r
72 \r
73 numSlots=10 #number of slots per IQ files\r
74 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
75 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
76 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
77 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
78 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
79 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
80 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
81 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
82 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
83 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
84 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2\r
85 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2\r
86 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3\r
87 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3\r
88 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3\r
89 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3\r
90 \r
91 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
92 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
93 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
94 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
95 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
96 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
97 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
98 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
99 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
100 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
101 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2\r
102 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2\r
103 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3\r
104 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3\r
105 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3\r
106 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3\r
107 \r
108 rachEanble=0 # Enable (1)| disable (0) PRACH configuration\r
109 prachConfigIndex=189\r
110 \r
111 srsEanble=1 # Enable (1)| disable (0) SRS \r
112 srsSym=8192 # (1<<13) symbol used for SRS (def: sym 13)\r
113 \r
114 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
115 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
116 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
117 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
118 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
119 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
120 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
121 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
122 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
123 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
124 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
125 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
126 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
127 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
128 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
129 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
130 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
131 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
132 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
133 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
134 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
135 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
136 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
137 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
138 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
139 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
140 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
141 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
142 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
143 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
144 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
145 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
146 \r
147 \r
148 ###########################################################\r
149 ##Section Settings\r
150 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used \r
151 \r
152 nPrbElemDl=8\r
153 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
154 # weight base beams \r
155 PrbElemDl0=0,36,0,14,1,1,0,16,1\r
156 PrbElemDl1=36,36,0,14,2,1,0,16,1\r
157 PrbElemDl2=72,36,0,14,3,1,0,16,1\r
158 PrbElemDl3=108,36,0,14,4,1,0,16,1\r
159 PrbElemDl4=144,36,0,14,5,1,0,16,1\r
160 PrbElemDl5=180,36,0,14,6,1,0,16,1\r
161 PrbElemDl6=216,36,0,14,7,1,0,16,1\r
162 PrbElemDl7=252,21,0,14,8,1,0,16,1\r
163 nPrbElemUl=8\r
164 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
165 # weight base beams \r
166 PrbElemUl0=0,36,0,14,1,1,0,16,1\r
167 PrbElemUl1=36,36,0,14,2,1,0,16,1\r
168 PrbElemUl2=72,36,0,14,3,1,0,16,1\r
169 PrbElemUl3=108,36,0,14,4,1,0,16,1\r
170 PrbElemUl4=144,36,0,14,5,1,0,16,1\r
171 PrbElemUl5=180,36,0,14,6,1,0,16,1\r
172 PrbElemUl6=216,36,0,14,7,1,0,16,1\r
173 PrbElemUl7=252,21,0,14,8,1,0,16,1\r
174 ###########################################################\r
175 \r
176 ## control of IQ byte order\r
177 iqswap=0 #do swap of IQ before send buffer to eth\r
178 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order\r
179 compression=0 # (1) compression enabled (0) compression disabled\r
180 \r
181 ##Debug\r
182 debugStop=1 #stop app on 1pps boundary (gps_second % 30)\r
183 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary\r
184 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode\r
185 \r
186 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled\r
187 \r
188 ##O-RU Settings\r
189 totalBFWeights=32 # Total number of Beamforming Weights on RU\r
190 \r
191 Tadv_cp_dl=25 # in us\r
192               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages\r
193 #Reception Window C-plane DL\r
194 T2a_min_cp_dl=285 # 285.42us\r
195 T2a_max_cp_dl=429 # 428.12us\r
196 \r
197 #Reception Window C-plane UL\r
198 T2a_min_cp_ul=285 # 285.42us\r
199 T2a_max_cp_ul=429 # 428.12us\r
200 \r
201 #Reception Window U-plane\r
202 T2a_min_up=71  # 71.35in us\r
203 T2a_max_up=428 # 428.12us\r
204 \r
205 #Transmission Window\r
206 Ta3_min=20 # in us \r
207 Ta3_max=32 # in us \r
208 \r
209 ###########################################################\r
210 ##O-DU Settings\r
211 #C-plane\r
212 #Transmission Window Fast C-plane DL\r
213 T1a_min_cp_dl=285\r
214 T1a_max_cp_dl=429\r
215 \r
216 ##Transmission Window Fast C-plane UL\r
217 T1a_min_cp_ul=285\r
218 T1a_max_cp_ul=300\r
219 \r
220 #U-plane\r
221 ##Transmission Window\r
222 T1a_min_up=96  #71 + 25 us\r
223 T1a_max_up=196 #71 + 25 us\r
224 \r
225 #Reception Window\r
226 Ta4_min=0  # in us \r
227 Ta4_max=75 # in us \r
228 ###########################################################\r
229 \r