1. Update Dockerfile for CI build. But there is dependency on Intel System Studio...
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 214 / config_file_o_ru.dat
1 #******************************************************************************\r
2 #\r
3 #   Copyright (c) 2019 Intel.\r
4 #\r
5 #   Licensed under the Apache License, Version 2.0 (the "License");\r
6 #   you may not use this file except in compliance with the License.\r
7 #   You may obtain a copy of the License at\r
8 #\r
9 #       http://www.apache.org/licenses/LICENSE-2.0\r
10 #\r
11 #   Unless required by applicable law or agreed to in writing, software\r
12 #   distributed under the License is distributed on an "AS IS" BASIS,\r
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.\r
14 #   See the License for the specific language governing permissions and\r
15 #   limitations under the License.\r
16 #\r
17 #******************************************************************************/\r
18 \r
19 #TDD    DDDSUUDDDD: S it's 6:4:4        1       64T64R  100     16      4       70.3%   192     2304    35.0%   96      1152    45% mid\r
20 \r
21 \r
22 \r
23 # This is simple configuration file. Use '#' sign for comments\r
24 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system\r
25 appMode=1 # O-DU(0) | O-RU(1)\r
26 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)\r
27 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)\r
28 antNum=16 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B \r
29 antNumUL=8 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B \r
30 antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R\r
31 \r
32 #UEs\r
33 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources    \r
34 DlLayersPerUe=1 #number of RX anntennas on DL UE side\r
35 UlLayersPerUe=1 #number of TX anntennas on UL UE side\r
36 \r
37 \r
38 ##Numerology\r
39 mu=1 #30Khz Sub Carrier Spacing\r
40 \r
41 ttiPeriod=500 # in us TTI period (30Khz default 500us)\r
42 \r
43 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
44 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
45 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
46 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
47 nDLFftSize=4096\r
48 nULFftSize=4096\r
49 \r
50 nFrameDuplexType=1 # 0 - FDD 1 - TDD\r
51 nTddPeriod=10 #[0-9] DDDSUUDDDD, for S it's 6:4:4\r
52 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
53 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
54 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
55 sSlotConfig3=0,0,0,0,0,0,2,2,2,2,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
56 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
57 sSlotConfig5=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
58 sSlotConfig6=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
59 sSlotConfig7=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
60 sSlotConfig8=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
61 sSlotConfig9=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
62 \r
63 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single \r
64  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)\r
65 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec\r
66 Gps_Beta=0\r
67 \r
68 ioCore=10
69 systemCore=10
70 pktProcCore=10
71 pktAuxCore=10
72 timingCore=11
73 llsCUMac=00:11:22:33:44:66 # asigned MAC of O-DU VF\r
74 ruMac=00:11:22:33:44:55    # O-RU VF for O-RU app\r
75 \r
76 numSlots=10 #number of slots per IQ files\r
77 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
78 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
79 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
80 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
81 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
82 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
83 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
84 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
85 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
86 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
87 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2\r
88 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2\r
89 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3\r
90 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3\r
91 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3\r
92 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3\r
93 \r
94 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
95 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
96 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
97 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
98 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
99 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
100 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
101 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
102 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
103 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
104 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2\r
105 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2\r
106 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3\r
107 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3\r
108 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3\r
109 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3\r
110 \r
111 rachEanble=0 # Enable (1)| disable (0) PRACH configuration\r
112 prachConfigIndex=189\r
113 \r
114 srsEanble=1 # Enable (1)| disable (0) SRS \r
115 srsSym=8192 # (1<<13) symbol used for SRS (def: sym 13)\r
116 \r
117 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
118 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
119 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
120 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
121 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
122 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
123 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
124 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
125 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
126 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
127 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
128 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
129 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
130 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
131 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
132 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
133 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
134 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
135 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
136 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
137 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
138 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
139 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
140 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
141 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
142 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
143 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
144 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
145 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
146 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
147 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
148 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
149 antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
150 antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
151 antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
152 antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
153 antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
154 antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
155 antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
156 antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
157 antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
158 antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
159 antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
160 antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
161 antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
162 antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
163 antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
164 antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
165 antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
166 antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
167 antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
168 antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
169 antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
170 antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
171 antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
172 antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
173 antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
174 antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
175 antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
176 antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
177 antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
178 antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
179 antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
180 antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
181 \r
182 ###########################################################\r
183 ##Section Settings\r
184 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used \r
185 \r
186 nPrbElemDl=4\r
187 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
188 # weight base beams \r
189 PrbElemDl0=0,48,0,14,1,1,1,9,1\r
190 PrbElemDl1=48,48,0,14,2,1,1,9,1\r
191 PrbElemDl2=96,48,0,14,3,1,1,9,1\r
192 PrbElemDl3=144,48,0,14,4,1,1,9,1\r
193 \r
194 nPrbElemUl=2\r
195 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
196 # weight base beams \r
197 PrbElemUl0=0,48,0,14,1,1,1,9,1\r
198 PrbElemUl1=48,48,0,14,2,1,1,9,1\r
199 \r
200 ###########################################################\r
201 \r
202 ## control of IQ byte order\r
203 iqswap=0 #do swap of IQ before send buffer to eth\r
204 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order\r
205 compression=1 # (1) compression enabled (0) compression disabled\r
206 \r
207 ##Debug\r
208 debugStop=1 #stop app on 1pps boundary (gps_second % 30)\r
209 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary\r
210 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode\r
211 \r
212 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled\r
213 \r
214 ##O-RU Settings\r
215 totalBFWeights=32 # Total number of Beamforming Weights on RU\r
216 \r
217 Tadv_cp_dl=25 # in us\r
218               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages\r
219 #Reception Window C-plane DL\r
220 T2a_min_cp_dl=285 # 285.42us\r
221 T2a_max_cp_dl=429 # 428.12us\r
222 \r
223 #Reception Window C-plane UL\r
224 T2a_min_cp_ul=285 # 285.42us\r
225 T2a_max_cp_ul=429 # 428.12us\r
226 \r
227 #Reception Window U-plane\r
228 T2a_min_up=71  # 71.35in us\r
229 T2a_max_up=428 # 428.12us\r
230 \r
231 #Transmission Window\r
232 Ta3_min=20 # in us \r
233 Ta3_max=32 # in us \r
234 \r
235 ###########################################################\r
236 ##O-DU Settings\r
237 #C-plane\r
238 #Transmission Window Fast C-plane DL\r
239 T1a_min_cp_dl=285\r
240 T1a_max_cp_dl=429\r
241 \r
242 ##Transmission Window Fast C-plane UL\r
243 T1a_min_cp_ul=285\r
244 T1a_max_cp_ul=300\r
245 \r
246 #U-plane\r
247 ##Transmission Window\r
248 T1a_min_up=96  #71 + 25 us\r
249 T1a_max_up=196 #71 + 25 us\r
250 \r
251 #Reception Window\r
252 Ta4_min=0  # in us \r
253 Ta4_max=75 # in us \r
254 ###########################################################\r
255 \r