1. Update Dockerfile for CI build. But there is dependency on Intel System Studio...
[o-du/phy.git] / fhi_lib / app / usecase / cat_b / mu1_100mhz / 202 / config_file_o_ru.dat
1 #******************************************************************************\r
2 #\r
3 #   Copyright (c) 2019 Intel.\r
4 #\r
5 #   Licensed under the Apache License, Version 2.0 (the "License");\r
6 #   you may not use this file except in compliance with the License.\r
7 #   You may obtain a copy of the License at\r
8 #\r
9 #       http://www.apache.org/licenses/LICENSE-2.0\r
10 #\r
11 #   Unless required by applicable law or agreed to in writing, software\r
12 #   distributed under the License is distributed on an "AS IS" BASIS,\r
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.\r
14 #   See the License for the specific language governing permissions and\r
15 #   limitations under the License.\r
16 #\r
17 #******************************************************************************/\r
18 \r
19 #TDD    DDDSUUDDDD: S it's 6:4:5        1       64T64R  100     16      8       100.0%  273     3276    100.0%  273     3276    1 peak\r
20 \r
21 \r
22 # This is simple configuration file. Use '#' sign for comments\r
23 instanceId=1 # 0,1,2,... in case more than 1 application started on the same system\r
24 appMode=1 # O-DU(0) | O-RU(1)\r
25 xranMode=1 # Category A  (0) (precoder in O-DU) | Category B (1) (precoder in O-RU)\r
26 ccNum=1 # Number of Componnent Carriers (CC) per ETH port with XRAN protocol (default:1 max: 4)\r
27 antNum=16 # Number of Antennas per CC (default: 4) or number of Digital streams for Category B \r
28 antNumUL=8 # Cat B: UL Number of Antennas per CC (default: 8) or number of UL Digital streams for Category B \r
29 antElmTRx=64 #number of Antenna Elements for Cat B default 32T32R\r
30 \r
31 #UEs\r
32 muMimoUEs=8 #number of UEs serviced by MU-MIMO system. Number of independent beams within the same Freq/Time resources    \r
33 DlLayersPerUe=1 #number of RX anntennas on DL UE side\r
34 UlLayersPerUe=1 #number of TX anntennas on UL UE side\r
35 \r
36 \r
37 ##Numerology\r
38 mu=1 #30Khz Sub Carrier Spacing\r
39 \r
40 ttiPeriod=500 # in us TTI period (30Khz default 500us)\r
41 \r
42 nDLAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
43 nULAbsFrePointA=3568160 #nAbsFrePointA - Abs Freq Point A of the Carrier Center Frequency for in KHz Value: 450000->52600000\r
44 nDLBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
45 nULBandwidth=100 #Carrier bandwidth for in MHz. Value: 5->400\r
46 nDLFftSize=4096\r
47 nULFftSize=4096\r
48 \r
49 nFrameDuplexType=1 # 0 - FDD 1 - TDD\r
50 nTddPeriod=10 #[0-9] DDDSUUDDDD, for S it's 6:4:4\r
51 sSlotConfig0=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
52 sSlotConfig1=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
53 sSlotConfig2=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
54 sSlotConfig3=0,0,0,0,0,0,2,2,2,2,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
55 sSlotConfig4=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
56 sSlotConfig5=1,1,1,1,1,1,1,1,1,1,1,1,1,1 # (0) - DL (1) - UL (2) - GUARD\r
57 sSlotConfig6=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
58 sSlotConfig7=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
59 sSlotConfig8=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
60 sSlotConfig9=0,0,0,0,0,0,0,0,0,0,0,0,0,0 # (0) - DL (1) - UL (2) - GUARD\r
61 \r
62 MTUSize=9600 #maximum transmission unit (MTU) is the size of the largest protocol data unit (PDU) that can be communicated in a single \r
63  #xRAN network layer transaction. supported 1500 bytes and 9600 bytes (Jumbo Frame)\r
64 Gps_Alpha=0     #alpha and beta value as in section 9.7.2 of ORAN spec\r
65 Gps_Beta=0\r
66 \r
67 ioCore=10
68 systemCore=10
69 pktProcCore=10
70 pktAuxCore=10
71 timingCore=11
72 llsCUMac=00:11:22:33:44:66 # asigned MAC of O-DU VF\r
73 ruMac=00:11:22:33:44:55    # O-RU VF for O-RU app\r
74 \r
75 numSlots=10 #number of slots per IQ files\r
76 antC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
77 antC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
78 antC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
79 antC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
80 antC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
81 antC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
82 antC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
83 antC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
84 antC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
85 antC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
86 antC10=./usecase/cat_b/mu1_100mhz/ant_2.bin #CC2\r
87 antC11=./usecase/cat_b/mu1_100mhz/ant_3.bin #CC2\r
88 antC12=./usecase/cat_b/mu1_100mhz/ant_4.bin #CC3\r
89 antC13=./usecase/cat_b/mu1_100mhz/ant_5.bin #CC3\r
90 antC14=./usecase/cat_b/mu1_100mhz/ant_6.bin #CC3\r
91 antC15=./usecase/cat_b/mu1_100mhz/ant_7.bin #CC3\r
92 \r
93 antPrachC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC0\r
94 antPrachC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC0\r
95 antPrachC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   #CC0\r
96 antPrachC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   #CC0\r
97 antPrachC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   #CC1\r
98 antPrachC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   #CC1\r
99 antPrachC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   #CC1\r
100 antPrachC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   #CC1\r
101 antPrachC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   #CC2\r
102 antPrachC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   #CC2\r
103 antPrachC10=./usecase/cat_b/mu1_100mhz/ant_2.bin  #CC2\r
104 antPrachC11=./usecase/cat_b/mu1_100mhz/ant_3.bin  #CC2\r
105 antPrachC12=./usecase/cat_b/mu1_100mhz/ant_4.bin  #CC3\r
106 antPrachC13=./usecase/cat_b/mu1_100mhz/ant_5.bin  #CC3\r
107 antPrachC14=./usecase/cat_b/mu1_100mhz/ant_6.bin  #CC3\r
108 antPrachC15=./usecase/cat_b/mu1_100mhz/ant_7.bin  #CC3\r
109 \r
110 rachEanble=0 # Enable (1)| disable (0) PRACH configuration\r
111 prachConfigIndex=189\r
112 \r
113 srsEanble=1 # Enable (1)| disable (0) SRS \r
114 srsSym=8192 # (1<<13) symbol used for SRS (def: sym 13)\r
115 \r
116 antSrsC0=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
117 antSrsC1=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
118 antSrsC2=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
119 antSrsC3=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
120 antSrsC4=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
121 antSrsC5=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
122 antSrsC6=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
123 antSrsC7=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
124 antSrsC8=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
125 antSrsC9=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
126 antSrsC10=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
127 antSrsC11=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
128 antSrsC12=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
129 antSrsC13=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
130 antSrsC14=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
131 antSrsC15=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
132 antSrsC16=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
133 antSrsC17=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
134 antSrsC18=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
135 antSrsC19=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
136 antSrsC20=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
137 antSrsC21=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
138 antSrsC22=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
139 antSrsC23=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
140 antSrsC24=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
141 antSrsC25=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
142 antSrsC26=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
143 antSrsC27=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
144 antSrsC28=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
145 antSrsC29=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
146 antSrsC30=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
147 antSrsC31=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
148 antSrsC32=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
149 antSrsC33=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
150 antSrsC34=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
151 antSrsC35=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
152 antSrsC36=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
153 antSrsC37=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
154 antSrsC38=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
155 antSrsC39=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
156 antSrsC40=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
157 antSrsC41=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
158 antSrsC42=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
159 antSrsC43=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
160 antSrsC44=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
161 antSrsC45=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
162 antSrsC46=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
163 antSrsC47=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
164 antSrsC48=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
165 antSrsC49=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
166 antSrsC50=./usecase/cat_b/mu1_100mhz/ant_2.bin   \r
167 antSrsC51=./usecase/cat_b/mu1_100mhz/ant_3.bin   \r
168 antSrsC52=./usecase/cat_b/mu1_100mhz/ant_4.bin   \r
169 antSrsC53=./usecase/cat_b/mu1_100mhz/ant_5.bin   \r
170 antSrsC54=./usecase/cat_b/mu1_100mhz/ant_6.bin   \r
171 antSrsC55=./usecase/cat_b/mu1_100mhz/ant_7.bin   \r
172 antSrsC56=./usecase/cat_b/mu1_100mhz/ant_0.bin   \r
173 antSrsC57=./usecase/cat_b/mu1_100mhz/ant_1.bin   \r
174 antSrsC58=./usecase/cat_b/mu1_100mhz/ant_2.bin \r
175 antSrsC59=./usecase/cat_b/mu1_100mhz/ant_3.bin \r
176 antSrsC60=./usecase/cat_b/mu1_100mhz/ant_4.bin \r
177 antSrsC61=./usecase/cat_b/mu1_100mhz/ant_5.bin \r
178 antSrsC62=./usecase/cat_b/mu1_100mhz/ant_6.bin \r
179 antSrsC63=./usecase/cat_b/mu1_100mhz/ant_7.bin \r
180 \r
181 ###########################################################\r
182 ##Section Settings\r
183 DynamicSectionEna=1 # 1 - enable dynamic section allocation 0 - static sections all RBs are used \r
184 \r
185 nPrbElemDl=6\r
186 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
187 # weight base beams \r
188 PrbElemDl0=0,48,0,14,1,1,1,9,1\r
189 PrbElemDl1=48,48,0,14,2,1,1,9,1\r
190 PrbElemDl2=96,48,0,14,3,1,1,9,1\r
191 PrbElemDl3=144,48,0,14,4,1,1,9,1\r
192 PrbElemDl4=192,48,0,14,5,1,1,9,1\r
193 PrbElemDl5=240,33,0,14,6,1,1,9,1\r
194 \r
195 nPrbElemUl=6\r
196 #nRBStart, nRBSize, nStartSymb, numSymb, nBeamIndex, bf_weight_update, compMethod, iqWidth, BeamFormingType\r
197 # weight base beams \r
198 PrbElemUl0=0,48,0,14,1,1,1,9,1\r
199 PrbElemUl1=48,48,0,14,2,1,1,9,1\r
200 PrbElemUl2=96,48,0,14,3,1,1,9,1\r
201 PrbElemUl3=144,48,0,14,4,1,1,9,1\r
202 PrbElemUl4=192,48,0,14,5,1,1,9,1\r
203 PrbElemUl5=240,33,0,14,6,1,1,9,1\r
204 \r
205 ###########################################################\r
206 \r
207 ## control of IQ byte order\r
208 iqswap=0 #do swap of IQ before send buffer to eth\r
209 nebyteorderswap=1 #do swap of byte order for each I and Q from CPU byte order to network byte order\r
210 compression=1 # (1) compression enabled (0) compression disabled\r
211 \r
212 ##Debug\r
213 debugStop=1 #stop app on 1pps boundary (gps_second % 30)\r
214 debugStopCount=0 #if this value is >0 then stop app after x transmission packets, otherwise app will stop at 1pps boundary\r
215 bbdevMode=-1 #bbdev mode, -1 = not use bbdev, 0: use software mode, 1: use hardware mode\r
216 \r
217 CPenable=0 #(1) C-Plane is enabled| (0) C-Plane is disabled\r
218 \r
219 ##O-RU Settings\r
220 totalBFWeights=32 # Total number of Beamforming Weights on RU\r
221 \r
222 Tadv_cp_dl=25 # in us\r
223               # C-Plane messages must arrive at the RU some amount of time in advance (Tcp_adv_dl) of the corresponding U-Plane messages\r
224 #Reception Window C-plane DL\r
225 T2a_min_cp_dl=285 # 285.42us\r
226 T2a_max_cp_dl=429 # 428.12us\r
227 \r
228 #Reception Window C-plane UL\r
229 T2a_min_cp_ul=285 # 285.42us\r
230 T2a_max_cp_ul=429 # 428.12us\r
231 \r
232 #Reception Window U-plane\r
233 T2a_min_up=71  # 71.35in us\r
234 T2a_max_up=428 # 428.12us\r
235 \r
236 #Transmission Window\r
237 Ta3_min=20 # in us \r
238 Ta3_max=32 # in us \r
239 \r
240 ###########################################################\r
241 ##O-DU Settings\r
242 #C-plane\r
243 #Transmission Window Fast C-plane DL\r
244 T1a_min_cp_dl=285\r
245 T1a_max_cp_dl=429\r
246 \r
247 ##Transmission Window Fast C-plane UL\r
248 T1a_min_cp_ul=285\r
249 T1a_max_cp_ul=300\r
250 \r
251 #U-plane\r
252 ##Transmission Window\r
253 T1a_min_up=96  #71 + 25 us\r
254 T1a_max_up=196 #71 + 25 us\r
255 \r
256 #Reception Window\r
257 Ta4_min=0  # in us \r
258 Ta4_max=75 # in us \r
259 ###########################################################\r
260 \r