Merge "[Epic-ID: ODUHIGH-461][Task-ID: ODUHIGH-468]Unused files and functions removed...
[o-du/l2.git] / src / du_app / du_cfg.h
index 8ee553a..e4c99f8 100644 (file)
@@ -41,7 +41,7 @@
 #define NR_PCI 1
 #define NR_CELL_ID 1
 
-#define DU_NAME "ORAN_OAM_DU"
+#define DU_NAME "ORAN OAM DU"
 #define CELL_TYPE SMALL
 
 //TODO: while testing for TDD, Mu1 and 100 MHz, this flag must be enabled
 #define CORESET1_NUM_PRB   24
 
 /* MACRO defines for PRACH Configuration */
+#ifndef NR_TDD
+#define PRACH_CONFIG_IDX   16
+#else
 #define PRACH_CONFIG_IDX   88
+#endif
 #define PRACH_MAX_PRB  24  /* As per (spec 38.211-Table 6.3.3.2-1), max allocated PRBs can go upto 24 */
 #define PRACH_FREQ_START  (MAX_NUM_RB - PRACH_MAX_PRB) /* In order to allocate PRACH from end of the resource grid */
 #define PRACH_SEQ_LEN SHORT_SEQUENCE
 /* Macros for Drx configuration */
 #define DRX_ONDURATION_TIMER_VALUE_PRESENT_IN_MS true
 #define DRX_ONDURATION_TIMER_VALUE_IN_SUBMS 32
-#define DRX_ONDURATION_TIMER_VALUE_IN_MS 1
+#define DRX_ONDURATION_TIMER_VALUE_IN_MS 10
 #define DRX_INACTIVITY_TIMER 2
 #define DRX_HARQ_RTT_TIMER_DL 56
 #define DRX_HARQ_RTT_TIMER_UL 56
 #define DRX_RETRANSMISSION_TIMER_DL 4
 #define DRX_RETRANSMISSION_TIMER_UL 4
-#define DRX_LONG_CYCLE_START_OFFSET_CHOICE 20
+#define DRX_LONG_CYCLE_START_OFFSET_CHOICE 40
 #define DRX_LONG_CYCLE_START_OFFSET_VAL 8
 #define DRX_SHORT_CYCLE_PRESENT true
 #define DRX_SHORT_CYCLE 2