[Epic-ID: ODUHIGH-517][Task-ID: ODUHIGH-540][Sub-Task-ID: ODUHIGH-548]| MUlti UE...
[o-du/l2.git] / src / 5gnrsch / sch.h
1 /*******************************************************************************
2 ################################################################################
3 #   Copyright (c) [2017-2019] [Radisys]                                        #
4 #                                                                              #
5 #   Licensed under the Apache License, Version 2.0 (the "License");            #
6 #   you may not use this file except in compliance with the License.           #
7 #   You may obtain a copy of the License at                                    #
8 #                                                                              #
9 #       http://www.apache.org/licenses/LICENSE-2.0                             #
10 #                                                                              #
11 #   Unless required by applicable law or agreed to in writing, software        #
12 #   distributed under the License is distributed on an "AS IS" BASIS,          #
13 #   WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.   #
14 #   See the License for the specific language governing permissions and        #
15 #   limitations under the License.                                             #
16 ################################################################################
17  *******************************************************************************/
18
19 /* macros */
20 #define SCH_MU0_NUM_SLOTS 10 
21 #define SCH_MU1_NUM_SLOTS 20 
22 #define SCH_MU2_NUM_SLOTS 30 
23 #define SCH_MU3_NUM_SLOTS 40 
24 #define SCH_MU4_NUM_SLOTS 50 
25 #define SCH_MAX_SFN 1024
26 #define SCH_MIB_TRANS 8  /* MIB transmission as per 38.331 is every 80 ms */
27 #define SCH_SIB1_TRANS 16 /* SIB1 transmission as per 38.331 is every 160 ms */
28 #define SCH_NUM_SC_PRB 12 /* number of SCs in a PRB */
29 #define SCH_MAX_SSB_BEAM 8 /* since we are supporting only SCS=15KHz and 30KHz */
30 #define SCH_SSB_NUM_SYMB 4
31 #define SCH_SSB_NUM_PRB 21 /* One extra PRB as buffer */
32 #define SCHED_DELTA 1
33 #define BO_DELTA 1
34 #define RAR_DELAY   2
35 #define MSG4_DELAY  1
36 #define PDSCH_START_RB 10
37 /* Considering pdsch region from 3 to 13, DMRS exclued.
38  * Overlapping of PDSCH DRMS and PDSCH not supported by Intel L1 */
39 #define NUM_PDSCH_SYMBOL 11
40 #define PUSCH_START_RB 15
41 #define PUCCH_NUM_PRB_FORMAT_0_1_4 1  /* number of PRBs in freq domain, spec 38.213 - 9.2.1 */
42 #define SI_RNTI 0xFFFF
43 #define P_RNTI  0xFFFE
44 #define DMRS_MAP_TYPE_A 1
45 #define NUM_DMRS_SYMBOLS 1
46 #define DMRS_ADDITIONAL_POS 0
47 #define SCH_DEFAULT_K1 1
48 #define SSB_IDX_SUPPORTED 1
49
50 #define CRC_FAILED 0
51 #define CRC_PASSED 1
52
53 #define MAC_HDR_SIZE  3   /* 3 bytes of MAC Header */
54 #define UL_GRANT_SIZE 224
55
56 #define PRB_BITMAP_IDX_LEN 64
57 #define PRB_BITMAP_MAX_IDX ((MAX_NUM_RB + PRB_BITMAP_IDX_LEN-1) / PRB_BITMAP_IDX_LEN)
58
59 #define SCH_MAX_NUM_UL_HQ_PROC 16
60 #define SCH_MAX_NUM_DL_HQ_PROC 16
61 #define SCH_MAX_NUM_MSG3_TX 2
62 #define SCH_MAX_NUM_DL_HQ_TX 3
63 #define SCH_MAX_NUM_UL_HQ_TX 3
64 #define SCH_MAX_NUM_MSG4_TX 2
65 #define HQ_ACK 0
66 #define HQ_NACK 1
67 #define HQ_DTX 2
68 #define ROOT_SEQ_LEN_1 139
69 #define ROOT_SEQ_LEN_2 839
70
71 #ifdef NR_DRX
72 /* As per 38.331 the largest offset which can be used in of size 10240.
73  * But using this much size of array can cause memory related issue so thats why
74  * taking this size which are a multiple of the larger size */
75 #define MAX_DRX_SIZE 512
76 #endif
77
78 #define NUM_SCH_TYPE 2  /*Supported number of Scheduler Algorithm types*/
79
80 #define SCH_TQ_SIZE 10
81
82 /*3GPP 38.331,'frequencyDomainResources' :Number of PRBs per Resource Block Group*/
83 #define NUM_PRBS_PER_RBG 6 
84
85 /*3GPP 38.214 Table 5.2.2.1-2*/
86 #define MAX_NUM_CQI_IDX 16
87
88 /*3GPP 38.211 Table 7.3.2.1-1*/
89 #define MAX_NUM_AGG_LVL 5
90
91 typedef struct schDlHqProcCb SchDlHqProcCb;
92 typedef struct schUlHqEnt SchUlHqEnt;
93 typedef struct schRaReq SchRaReq;
94 typedef struct schDlHqEnt SchDlHqEnt;
95 typedef struct schCellCb SchCellCb;
96 typedef struct schUeCb SchUeCb;
97
98 typedef enum
99 {
100    SCH_FCFS,
101    SCH_SLICE_BASED
102 }SchType;
103
104 typedef enum
105 {
106    SCH_NUMEROLOGY_0,
107    SCH_NUMEROLOGY_1,
108    SCH_NUMEROLOGY_2,
109    SCH_NUMEROLOGY_3,
110    SCH_NUMEROLOGY_4
111 }SchNumerology;
112
113 typedef enum
114 {
115    SCH_UE_STATE_INACTIVE,
116    SCH_UE_STATE_ACTIVE,
117    SCH_UE_HANDIN_IN_PROGRESS
118 }SchUeState;
119
120 typedef enum
121 {
122    SCH_RA_STATE_MSG2_HANDLE,
123    SCH_RA_STATE_MSG3_PENDING,
124    SCH_RA_STATE_MSG4_PENDING,
125    SCH_RA_STATE_MSG4_DONE
126 }SchRaState;
127
128 typedef enum
129 {
130    SCH_LC_STATE_INACTIVE,
131    SCH_LC_STATE_ACTIVE
132 }SchLcState;
133
134 typedef enum
135 {
136    WINDOW_YET_TO_START,
137    WITHIN_WINDOW,
138    WINDOW_EXPIRED
139 }RaRspWindowStatus;
140
141 typedef enum
142 {
143    HQ_TB_ACKED=0,
144    HQ_TB_NACKED,
145    HQ_TB_WAITING
146 }SchHqTbState;
147
148 #ifdef NR_TDD
149 typedef enum
150 {
151    DL_SLOT,
152    UL_SLOT,
153    FLEXI_SLOT
154 }SlotConfig;
155
156 typedef enum
157 {
158    DL_SYMBOL,
159    UL_SYMBOL,
160    FLEXI_SYMBOL
161 }SchSymbolConfig;
162 #endif
163
164 /*Following structures to keep record and estimations of PRB allocated for each
165  * LC taking into consideration the RRM policies*/
166 typedef struct lcInfo
167 {
168    uint8_t  lcId;     /*LCID for which BO are getting recorded*/
169    uint32_t reqBO;    /*Size of the BO requested/to be allocated for this LC*/
170    uint32_t allocBO;  /*TBS/BO Size which is actually allocated*/
171    uint8_t  allocPRB; /*PRB count which is allocated based on RRM policy/FreePRB*/
172 }LcInfo;
173
174 typedef struct schUlHqTbCb
175 {
176    uint32_t               tbSzReq;
177    uint32_t               tbSzAllc;
178    uint8_t                ndi;
179    uint8_t                rv;
180    uint8_t                rvIdx;
181    uint8_t                qamOrder;
182    SchMcsTable            mcsTable;
183    uint8_t                iMcs;
184    uint8_t                iMcsInDci;
185    uint8_t                numLyrs;
186    uint8_t                txCntr;
187    SchHqTbState           state;
188    uint8_t                cntrRetxAllocFail;
189    uint8_t                statsBitmap;
190 }SchUlHqTbCb;
191
192 typedef struct schDlHqTbCb
193 {
194    uint8_t                tbIdx;
195    Bool                   isEnabled;
196    uint32_t               tbSzReq;
197    uint8_t                txCntr;
198    uint8_t                ndi;
199    uint8_t                rv;
200    uint8_t                rvIdx;
201    uint8_t                iMcs;
202    uint8_t                iMcsInDci;
203    uint8_t                numLyrs;
204    SchHqTbState           state;
205    uint8_t                isAckNackDtx;
206    uint8_t                cntrRetxAllocFail;
207    //InfUeTbInfo          tbCompInfo;
208    uint8_t                statsBitmap;
209 }SchDlHqTbCb;
210
211 #ifdef NR_DRX
212 typedef struct schDrxHarqCb
213 {
214    uint32_t     rttExpIndex;
215    CmLList      *rttExpNode;
216    uint32_t     retxStrtIndex; 
217    CmLList      *retxStrtNode;
218    uint32_t     retxExpIndex;
219    CmLList      *retxExpNode;
220 }SchDrxHarqCb;
221 #endif
222
223 typedef struct schUlHqProcCb
224 {
225    uint8_t           procId;       /*!< HARQ Process ID */
226    SchUlHqEnt        *hqEnt;
227    uint8_t           maxHqTxPerHqP;
228    SchUlHqTbCb       tbInfo;
229    CmLList           ulHqEntLnk;
230    CmLList           ulSlotLnk;
231    uint8_t           strtSymbl;
232    uint8_t           numSymbl;
233    void              *schSpcUlHqProcCb;  /*!< Scheduler specific HARQ Proc CB */
234    CmLList           ulHqProcLink;
235    uint8_t           puschResType;       /*!< Resource allocation type */
236    uint16_t          puschStartPrb;
237    uint16_t          puschNumPrb;
238    uint8_t           dmrsMappingType;
239    uint8_t           nrOfDmrsSymbols;
240    uint8_t           dmrsAddPos;
241    SlotTimingInfo    puschTime;
242 #ifdef NR_DRX
243    SchDrxHarqCb      ulDrxHarqCb;
244 #endif
245 }SchUlHqProcCb;
246
247 struct schDlHqProcCb
248 {
249    uint8_t           procId;       /*!< HARQ Process ID */
250    SchDlHqEnt        *hqEnt;
251    uint8_t           maxHqTxPerHqP;
252    CmLList           dlHqEntLnk;
253    CmLList           ulSlotLnk;
254    SchDlHqTbCb       tbInfo[2];
255    uint8_t           k1;
256    void              *schSpcDlHqProcCb;  /*!< Scheduler specific HARQ Proc CB */
257    CmLList           dlHqProcLink;
258    SlotTimingInfo    pucchTime;
259 #ifdef NR_DRX
260    SchDrxHarqCb      dlDrxHarqCb;
261 #endif
262 };
263 struct schUlHqEnt
264 {
265    SchCellCb      *cell;     /*!< Contains the pointer to cell*/
266    SchUeCb        *ue;       /*!< Contains the pointer to ue*/
267    CmLListCp      free;      /*!< List of free HARQ processes */
268    CmLListCp      inUse;     /*!< List of in-use HARQ processes */
269    uint8_t        maxHqTx;   /*!< Maximum number of harq re-transmissions */
270    uint8_t        numHqPrcs; /*!< Number of HARQ Processes */
271    SchUlHqProcCb  procs[SCH_MAX_NUM_UL_HQ_PROC]; /*!< Uplink harq process info */
272 };
273 struct schDlHqEnt
274 {
275    SchCellCb      *cell;     /*!< Contains the pointer to cell */
276    SchUeCb        *ue;       /*!< Contains the pointer to UE */
277    CmLListCp      free;      /*!< List of free HARQ processes */
278    CmLListCp      inUse;     /*!< List of in-use HARQ processes */
279    uint8_t        maxHqTx;   /*!< Maximum number of harq transmissions */
280    uint8_t        numHqPrcs; /*!< Number of HARQ Processes */
281    SchDlHqProcCb  procs[SCH_MAX_NUM_DL_HQ_PROC];/*!< Downlink harq processes */
282 };
283
284 /**
285  * @brief
286  * Structure holding LTE MAC's General Configuration information.
287  */
288 typedef struct schGenCb
289 {
290    uint8_t         startCellId;      /*!< Starting Cell Id */
291 #ifdef LTE_ADV
292    bool            forceCntrlSrbBoOnPCel; /*!< value 1 means force scheduling
293                                             of RLC control BO and SRB BO on
294                                             PCell. val 0 means don't force*/
295    bool            isSCellActDeactAlgoEnable; /*!< TRUE will enable activation/deactivation algo at Schd */
296 #endif
297 }SchGenCb;
298
299 typedef struct freePrbBlock
300 {
301    uint16_t numFreePrb;
302    uint16_t startPrb;
303    uint16_t endPrb;
304 }FreePrbBlock;
305
306 /**
307  * @brief
308  * PRB allocations for a symbol within a slot
309  */
310 typedef struct schPrbAlloc
311 {
312    CmLListCp freePrbBlockList;           /*!< List of continuous blocks for available PRB */
313    uint64_t  prbBitMap[ MAX_SYMB_PER_SLOT][PRB_BITMAP_MAX_IDX];  /*!< BitMap to store the allocated PRBs */
314    uint16_t  numPrbAlloc;
315 }SchPrbAlloc;
316
317
318 typedef struct schPdcchAllocInfo
319 {
320    uint8_t  cRSetId;
321    uint8_t  ssId;
322    uint8_t  aggLvl;
323    uint16_t cceIndex; 
324 }SchPdcchAllocInfo;
325
326 /**
327  * @brief
328  * scheduler allocationsfor DL per cell.
329  */
330 typedef struct schDlSlotInfo
331 {
332    SchPrbAlloc  prbAlloc;                 /*!< PRB allocated/available in this slot */
333    bool         ssbPres;                  /*!< Flag to determine if SSB is present in this slot */
334    uint8_t      ssbIdxSupported;          /*!< Max SSB index */
335    SsbInfo      ssbInfo[MAX_SSB_IDX];     /*!< SSB info */
336    bool         sib1Pres;                 /*!< Flag to determine if SIB1 is present in this slot */
337    uint8_t      pdcchUe;                  /*!< UE for which PDCCH Common is scheduled in this slot */
338    uint8_t      pdschUe;                  /*!< UE for which PDSCH is scheduled in this slot */
339    RarAlloc     *rarAlloc[MAX_NUM_UE];    /*!< RAR allocation per UE*/
340    DciInfo      *ulGrant;
341    DlMsgSchInfo *dlMsgAlloc[MAX_NUM_UE];  /*!< Dl msg allocation per UE*/
342 }SchDlSlotInfo;
343
344 typedef struct schRaCb
345 {
346    uint8_t   ueId;
347    bool      msg4recvd;
348    uint16_t  tcrnti;
349    uint16_t  dlMsgPduLen;
350    SchUlHqProcCb msg3HqProc;
351    SchUlHqProcCb *retxMsg3HqProc;
352    SchRaState raState;
353    SchCellCb *cell;
354    SchRaReq  *raReq;
355 }SchRaCb;
356
357 /**
358  * @brief
359  * scheduler allocationsfor UL per cell.
360  */
361 typedef struct schUlSlotInfo
362 {
363    SchPrbAlloc  prbAlloc;         /*!< PRB allocated/available per symbol */
364    uint8_t      puschCurrentPrb;  /*!< Current PRB for PUSCH allocation */
365    bool         puschPres;        /*!< PUSCH presence field */
366    SchPuschInfo *schPuschInfo;    /*!< PUSCH info */
367    bool         pucchPres;        /*!< PUCCH presence field */
368    SchPucchInfo schPucchInfo;     /*!< PUCCH info */
369    uint8_t      pucchUe;          /*!< Store UE id for which PUCCH is scheduled */
370    uint8_t      puschUe;          /*!< Store UE id for which PUSCH is scheduled */
371 }SchUlSlotInfo;
372
373 /**
374 @brief
375 * BSR info per slot per UE.
376 */
377 typedef struct bsrInfo
378 {
379    uint8_t    priority;  /* CG priority */
380    uint32_t   dataVol;   /* Data volume requested in bytes */
381 }BsrInfo;
382
383 typedef struct schLcCtxt
384 {
385    uint8_t lcId;     // logical Channel ID
386    uint8_t lcp;      // logical Channel Prioritization
387    SchLcState lcState;
388    uint32_t bo;
389    uint16_t   pduSessionId; /*Pdu Session Id*/
390    Snssai  *snssai;      /*S-NSSAI assoc with LCID*/
391    bool isDedicated;     /*Flag containing Dedicated S-NSSAI or not*/
392    uint16_t rsvdDedicatedPRB;
393 }SchDlLcCtxt;
394
395 typedef struct schDlCb
396 {
397    SchDlLcCtxt   dlLcCtxt[MAX_NUM_LC];
398 }SchDlCb;
399
400 typedef struct schUlLcCtxt
401 {
402    SchLcState  lcState;
403    uint8_t lcId;
404    uint8_t priority;
405    uint8_t lcGroup;
406    uint8_t schReqId;
407    uint8_t pbr;        // prioritisedBitRate
408    uint8_t bsd;        // bucketSizeDuration
409    uint16_t   pduSessionId; /*Pdu Session Id*/
410    Snssai  *snssai;      /*S-NSSAI assoc with LCID*/
411    bool isDedicated;     /*Flag containing Dedicated S-NSSAI or not*/
412    uint16_t rsvdDedicatedPRB;
413 }SchUlLcCtxt;
414
415 typedef struct schUlCb
416 {
417    SchUlLcCtxt ulLcCtxt[MAX_NUM_LC];
418 }SchUlCb;
419
420 typedef struct schUeCfgCb
421 {
422    uint16_t        cellId;
423    uint8_t         ueId;
424    uint16_t        crnti;
425    bool macCellGrpCfgPres;
426    SchMacCellGrpCfg   macCellGrpCfg;
427    bool phyCellGrpCfgPres;
428    SchPhyCellGrpCfg   phyCellGrpCfg;
429    bool spCellCfgPres;
430    SchSpCellRecfg       spCellCfg;
431    SchAmbrCfg         *ambrCfg;
432    SchModulationInfo  dlModInfo;
433    SchModulationInfo  ulModInfo;
434    SchDataTransmission dataTransmissionAction;
435 }SchUeCfgCb;
436
437 typedef struct schHqDlMap
438 {
439    CmLListCp hqList;
440 }SchHqDlMap;
441
442 typedef struct schHqUlMap
443 {
444    CmLListCp hqList;
445 }SchHqUlMap;
446
447 #ifdef NR_DRX
448 typedef struct  schDrxUeCb
449 {
450    bool      drxDlUeActiveStatus;       /* Final Dl Ue status which is marked as true if drxDlUeActiveMask or drxDlUeActiveMaskForHarq is present */
451    bool      drxUlUeActiveStatus;       /* Final Ul Ue status which is marked as true if drxUlUeActiveMask or drxUlUeActiveMaskForHarq is present */
452    uint32_t  drxDlUeActiveMask;          /* variable is used to store the status about downlink active status of Ue for On-duration, inactive timer*/
453    uint32_t  drxUlUeActiveMask;          /* variable is used to store the status about uplink active status for on-duration inactive timer*/
454    uint32_t  drxDlUeActiveMaskForHarq;   /* variable is used to store the status about downlink active status for harq*/
455    uint32_t  drxUlUeActiveMaskForHarq;   /* variable is used to store the status about uplink active status for harq */
456    uint32_t  onDurationLen;          /* length of on duration which is received from ue cfg/recfg in form of ms and subms, informs about after how many slots on duration gets expire */
457    uint32_t  inActvTimerLen;         /* length of inActvTimer value received from ue cfg/recfg in form of ms, informs about after how many slots in active gets expire */
458    uint8_t   harqRttDlTimerLen;      /* length of harqRttDlTimer received from ue cfg/recfg in form of symbols, inform about after how many slots on the harq drx-HARQ-RTT-TimerDL expire */
459    uint8_t   harqRttUlTimerLen;      /* length of harqRttUlTimer received from ue cfg/recfg in form of symbols,informs about after how many slots on harq drx-HARQ-RTT-TimerUL expire*/
460    uint32_t  retransDlTimerLen;      /* length of retransDlTimer received from ue cfg/recfg in form of slot, informs about after how many slots on harq RetransmissionTimer dl timer expire*/
461    uint32_t  retransUlTimerLen;      /* length of retransUlTimer received from ue cfg/recfg in form of slot, informs about after how many slots on harq RetransmissionTimer ul timer expire*/
462    uint32_t  longCycleLen;           /* length of long Cycle value received from ue cfg/recfg in form of ms*/
463    bool      longCycleToBeUsed;      /* long cycle should be used once the short cycle gets expires */
464    uint32_t  drxStartOffset;         /* length of drxStartOffset value received from ue cfg/recfg in form of ms, which helps in getting on duration start point*/
465    bool      shortCyclePresent;      /* set this value if shortCycle is Present */
466    uint32_t  shortCycleLen;          /* length of short Cycle value received from ue cfg/recfg in form of ms*/
467    uint32_t  shortCycleTmrLen;       /* value shortCycleTmr is the multiple of shortCycle which is received from ue cfg/recfg in form of integer*/
468    uint32_t  drxSlotOffset;          /* drxSlotOffset value received from ue cfg/recfg which is used to delay before starting the drx-onDuration*/
469    uint32_t  onDurationStartIndex;   /* Index at which UE is stored in onDuration starts list */
470    uint32_t  onDurationExpiryIndex;  /* Index at which UE is stored in onDuration expires in the list */ 
471    uint32_t  inActvExpiryIndex;      /* Index at which UE is stored in inActvTimer expires in the list */
472    uint32_t  shortCycleExpiryIndex;  /* Index at which UE is stored in shortCycle expires in the list */
473    int32_t   shortCycleDistance;     /* Distance after how many slot short cycle tmr gets expire */ 
474    int32_t   onDurationStartDistance;/* Distance after how many slot on Duration Start tmr gets expire */
475    int32_t   onDurationExpiryDistance;/* Distance after how many slot on Duration tmr gets expire */
476    int32_t   inActiveTmrExpiryDistance;/* Distance after how many slot inActive tmr gets expire */
477    CmLList   *onDurationStartNodeInfo; /* Node present in on duration start list*/
478    CmLList   *onDurationExpiryNodeInfo;/* Node present in on duration exp list*/
479    CmLList   *inActvTimerExpiryNodeInfo; /* Node present in in active exp list*/
480    CmLList   *shortCycleTmrExpiryNodeInfo; /* Node present in short cycle exp list*/
481 }SchDrxUeCb;
482 #endif
483
484 typedef struct schPdcchInfo
485 {
486    SchControlRsrcSet *cRSetRef; /*Coreset Cfg reference from SchUeCfgCb*/
487    SchSearchSpace    *ssRef;    /*SearchSpace Cfg reference from SchUeCfgCb*/
488    uint16_t          totalPrbs; /*Total PRBs configured for this CORESET*/
489    uint8_t           nrOfPRBPerCce; /*CCE Size*/
490    uint8_t           totalCceCount; /*Count of CCE in this CORESET*/
491    uint8_t           cqiIndxAggLvlMap[MAX_NUM_CQI_IDX];/*Agg Level to be used for each CQI Index*/
492    uint32_t          *y; /*Coefficient variable to calculate CCE Index as per 3gpp Spec 38.213 Sec 10.1*/
493 }SchPdcchInfo;
494
495 /**
496  * @brief
497  * UE control block
498  */
499 typedef struct schUeCb
500 {
501    uint16_t   ueId;
502    uint16_t   crnti;
503    SchUeCfgCb ueCfg;
504    SchUeState state;
505    SchCellCb  *cellCb;
506    SchCfraResource cfraResource;
507    bool       srRcvd;
508    bool       bsrRcvd;
509    BsrInfo    bsrInfo[MAX_NUM_LOGICAL_CHANNEL_GROUPS];
510    SchUlCb    ulInfo;
511    SchDlCb    dlInfo;
512    SchUlHqEnt ulHqEnt;
513    SchDlHqEnt dlHqEnt;
514    SchDlHqProcCb *msg4HqProc;
515    SchDlHqProcCb *retxMsg4HqProc;
516    SchHqDlMap    **hqDlmap;
517    SchHqUlMap    **hqUlmap;
518    void          *schSpcUeCb;
519 #ifdef NR_DRX
520    bool          ueDrxInfoPres;
521    SchDrxUeCb    drxUeCb;
522 #endif
523    bool                 k0K1TblPrsnt;
524    SchK0K1TimingInfoTbl k0K1InfoTbl;
525    bool                 k2TblPrsnt;
526    SchK2TimingInfoTbl   k2InfoTbl;
527    SchPdcchInfo         pdcchInfo[MAX_NUM_CRSET];
528 }SchUeCb;
529
530 /**
531  * @brief
532  * RA Request Info
533  */
534 typedef struct schRaReq
535 {
536    uint32_t        raRnti;
537    RachIndInfo     *rachInd;
538    bool            isCFRA;
539    SchUeCb         *ueCb;          /* Filled only if isCFRA = true */
540    SlotTimingInfo  winStartTime;
541    SlotTimingInfo  winEndTime;
542 }SchRaReq;
543
544 typedef struct schPageInfo
545 {
546   uint16_t       pf;          /*Value of Paging Frame received from DUAPP*/
547   uint8_t        i_s;         /*Value of Paging Occ Index received from DUAPP*/
548   SlotTimingInfo pageTxTime;  /*Start Paging window*/
549   uint8_t        mcs;         /*MCS index*/
550   uint16_t       msgLen;      /*Pdu length */
551   uint8_t       *pagePdu;     /*RRC Page PDU bit string*/
552 }SchPageInfo;
553
554 typedef struct schPagingOcc
555 {
556   uint8_t frameOffset;
557   uint8_t pagingOccSlot;
558 }SchPagingOcc;
559
560 typedef struct schPageCb
561 {
562    CmLListCp    pageIndInfoRecord[MAX_SFN]; /*List of Page Records received which are stored per sfn*/
563    SchPagingOcc pagMonOcc[MAX_PO_PER_PF];   /*Paging Occasion Slot/FrameOffset are stored*/ 
564 }SchPageCb;
565
566 #ifdef NR_DRX
567 typedef struct schDrxCb
568 {
569    CmLListCp   onDurationStartList;   /*!< Tracks the start of onDuration Timer. */
570    CmLListCp   onDurationExpiryList;   /*!< Tracks the Expiry of onDuration Timer. */
571    CmLListCp   inActvTmrExpiryList;   /*!< Tracks the Expiry of drx-InactivityTimer. */
572    CmLListCp   shortCycleExpiryList;   /*!< Tracks the Expiry of DRX Short Cycle. */
573    CmLListCp   dlHarqRttExpiryList;   /*!< Tracks the Expiry of DL HARQ RTT timer. */
574    CmLListCp   dlRetransExpiryList;   /*!< Tracks the Expiry of DL Re-Transmission timer. */
575    CmLListCp   ulHarqRttExpiryList;   /*!< Tracks the Expiry of UL HARQ RTT timer. */
576    CmLListCp   ulRetransExpiryList;   /*!< Tracks the Expiry of UL Re-Transmission timer. */
577    CmLListCp   dlRetransTmrStartList; /*!< It has list of DL harq procs for */
578    CmLListCp   ulRetransTmrStartList; /*!< It has list of UL harq procs for */
579 }SchDrxCb;
580 #endif
581
582 typedef struct schAllApis
583 {
584    uint8_t (* SchCellCfgReq)(SchCellCb *cellCb);
585    void (* SchCellDeleteReq)(SchCellCb *cellCb);
586    uint8_t (* SchAddUeConfigReq)(SchUeCb  *ueCb);
587    void (* SchModUeConfigReq)(SchUeCb  *ueCb);
588    void (* SchUeDeleteReq)(SchUeCb  *ueCb);
589    void (* SchDlHarqInd)();
590    void (* SchPagingInd)();
591    void (* SchRachRsrcReq)();
592    void (* SchRachRsrcRel)();
593    void (* SchCrcInd)(SchCellCb *cellCb, uint16_t ueId);
594    void (* SchRachInd)(SchCellCb *cellCb, uint16_t ueId);
595    void (* SchDlRlcBoInfo)(SchCellCb *cellCb, uint16_t ueId);
596    void (* SchSrUciInd)(SchCellCb *cellCb, uint16_t ueId);
597    void (* SchBsr)(SchCellCb *cellCb, uint16_t ueId);
598    void (* SchHandleLcList)(void *ptr, CmLList *node, ActionTypeLL action);
599    void (* SchAddToDlHqRetxList)(SchDlHqProcCb *hqP);
600    void (* SchAddToUlHqRetxList)(SchUlHqProcCb *hqP);
601    void (* SchRemoveFrmDlHqRetxList)(SchUeCb *ueCb, CmLList *node);
602    void (* SchRemoveFrmUlHqRetxList)(SchUeCb *ueCb, CmLList *node);
603    uint8_t (* SchAddUeToSchedule)(SchCellCb *cellCb, uint16_t ueId);
604    void (* SchRemoveUeFrmScheduleLst)(SchCellCb *cell, CmLList *node);
605    uint8_t (* SchInitDlHqProcCb)(SchDlHqProcCb *hqP);
606    uint8_t (* SchInitUlHqProcCb)(SchUlHqProcCb *hqP);
607    void (* SchFreeDlHqProcCb)(SchDlHqProcCb *hqP);
608    void (* SchFreeUlHqProcCb)(SchUlHqProcCb *hqP);
609    void (* SchDeleteDlHqProcCb)(SchDlHqProcCb *hqP);
610    void (* SchDeleteUlHqProcCb)(SchUlHqProcCb *hqP);
611    void (* SchScheduleSlot)(SchCellCb *cell, SlotTimingInfo *slotInd, Inst schInst);
612    uint32_t (* SchScheduleDlLc)(SlotTimingInfo pdcchTime, SlotTimingInfo pdschTime, uint8_t pdschNumSymbols, \
613       uint16_t *startPrb, bool isRetx, SchDlHqProcCb **hqP);
614    uint8_t (* SchScheduleUlLc)(SlotTimingInfo dciTime, SlotTimingInfo puschTime, uint8_t startStmb, \
615       uint8_t symbLen, bool isRetx, SchUlHqProcCb **hqP);
616 }SchAllApis;
617
618 typedef struct schHqCfgParam
619 {
620    uint8_t maxDlDataHqTx;
621    uint8_t maxMsg4HqTx;
622    uint8_t maxUlDataHqTx;
623 }SchHqCfg;
624
625 typedef struct
626 {
627    /* parameters derived in scheduler */
628    uint8_t   n0;
629    BwpCfg    bwp;
630    PdcchCfg  sib1PdcchCfg;
631    PdschCfg  sib1PdschCfg;
632 }SchSib1Cfg;
633
634 typedef struct dlTotalPrbUsage
635 {
636    uint16_t numPrbUsedForTx;
637    uint16_t totalPrbAvailForTx;
638 }TotalPrbUsage;
639
640 typedef struct 
641 {
642    TotalPrbUsage *dlTotalPrbUsage;
643    TotalPrbUsage *ulTotalPrbUsage;
644 }SchKpiSupported;
645
646 typedef struct
647 {
648    CmLListCp  dlTotPrbUseList;
649    CmLListCp  ulTotPrbUseList;
650 }SchKpiActive;
651
652 typedef struct schStatsGrp
653 {
654    Inst       schInst;
655    uint64_t   subscriptionId;
656    uint8_t    groupId;
657    uint16_t   periodicity;  /* In milliseconds */
658    CmTimer    periodTimer;
659    SchKpiSupported kpiStats;
660 }SchStatsGrp;
661
662 typedef struct schStatistics
663 {
664    CmLListCp     statsGrpList;
665    SchKpiActive  activeKpiList;
666 }SchStatistics;
667
668 /**
669  * @brief
670  * Cell Control block per cell.
671  */
672 typedef struct schCellCb
673 {
674    uint16_t      cellId;                            /*!< Cell ID */
675    Inst          instIdx;                           /*!< Index of the scheduler instance */
676    Inst          macInst;                           /*!< Index of the MAC instance */
677    uint16_t       numSlots;                          /*!< Number of slots in current frame */
678    SlotTimingInfo   slotInfo;                          /*!< SFN, Slot info being processed*/
679    SchDlSlotInfo **schDlSlotInfo;                   /*!< SCH resource allocations in DL */
680    SchUlSlotInfo **schUlSlotInfo;                   /*!< SCH resource allocations in UL */
681    SchCellCfg    cellCfg;                           /*!< Cell ocnfiguration */
682    uint8_t       numerology;
683    bool          firstSsbTransmitted;
684    bool          firstSib1Transmitted;
685    uint8_t       ssbStartSymbArr[SCH_MAX_SSB_BEAM]; /*!< start symbol per SSB beam */
686    uint64_t      dedPreambleBitMap;                 /*!< Bit map to find used/free preambles index */
687    SchRaReq      *raReq[MAX_NUM_UE];                /*!< Pending RA request */
688    SchRaCb       raCb[MAX_NUM_UE];                  /*!< RA Cb */
689    uint16_t      numActvUe;                         /*!< Number of active UEs */
690    uint32_t      actvUeBitMap;                      /*!< Bit map to find active UEs */
691    uint32_t      boIndBitMap;                       /*!< Bit map to indicate UEs that have recevied BO */
692    SchUeCb       ueCb[MAX_NUM_UE];                  /*!< Pointer to UE contexts of this cell */
693    SchPageCb     pageCb;                            /*!< Page Record at Schedular*/
694 #ifdef NR_TDD
695    uint8_t       numSlotsInPeriodicity;             /*!< number of slots in configured periodicity and SCS */
696    uint32_t      slotFrmtBitMap;                    /*!< 2 bits must be read together to determine D/U/S slots. 00-D, 01-U, 10-S */
697    SchSymbolConfig       slotCfg[MAX_TDD_PERIODICITY_SLOTS][MAX_SYMB_PER_SLOT];
698 #endif
699 #ifdef NR_DRX
700    SchDrxCb      drxCb[MAX_DRX_SIZE];                           /*!< Drx cb*/
701 #endif
702    SchType       schAlgoType;                       /*!< The scheduler type which the cell is configured with.*/
703    SchAllApis    *api;                             /*!< Reference of sch APIs for this cell based on the SchType*/
704    void          *schSpcCell;                       /*Ref of Scheduler specific structure*/
705    SchHqCfg             schHqCfg;
706    SchK0K1TimingInfoTbl k0K1InfoTbl;
707    SchK2TimingInfoTbl   msg3K2InfoTbl;
708    SchK2TimingInfoTbl   k2InfoTbl;
709    SchSib1Cfg           sib1SchCfg;       /* SIB1 config */
710    uint8_t              maxMsg3Tx;         /* MAximum num of msg3 tx*/
711 }SchCellCb;
712
713 typedef struct schTimer
714 {
715    CmTqCp       tmrTqCp;               /*!< Timer Task Queue Cntrl Point */
716    CmTqType     tmrTq[SCH_TQ_SIZE];    /*!< Timer Task Queue */
717    uint8_t      tmrRes;              /*!< Timer resolution */
718 }SchTimer;
719
720 /**
721  * @brief
722  * Control block for sch
723  */
724 typedef struct schCb
725 {
726    TskInit                schInit;               /*!< Task Init info */
727    SchGenCb               genCfg;                /*!< General Config info */
728    SchTimer               schTimersInfo;         /*!< Sch timer queues and resolution */
729    SchAllApis             allApis[NUM_SCH_TYPE]; /*!<List of All Scheduler Type dependent Function pointers*/
730    SchCellCb              *cells[MAX_NUM_CELL];  /* Array to store cellCb ptr */
731    CmLListCp              sliceCfg;              /* Linklist to Store Slice configuration */
732    SchStatistics          statistics;            /* Statistics configuration and calculated values */
733 }SchCb;
734
735 /* Declaration for scheduler control blocks */
736 SchCb schCb[SCH_MAX_INST];
737
738 /* function declarations */
739 short int schActvTmr(Ent ent,Inst inst);
740 void SchFillCfmPst(Pst *reqPst,Pst *cfmPst,RgMngmt *cfm);
741
742 /* Configuration related function declarations */
743 void schInitUlSlot(SchUlSlotInfo *schUlSlotInfo);
744 void schInitDlSlot(SchDlSlotInfo *schDlSlotInfo);
745 void BuildK0K1Table(SchCellCb *cell, SchK0K1TimingInfoTbl *k0K1InfoTbl, bool pdschCfgCmnPres, \
746    SchPdschCfgCmn pdschCmnCfg,SchPdschConfig pdschDedCfg, uint8_t ulAckListCount, uint8_t *UlAckTbl);
747 void BuildK2InfoTable(SchCellCb *cell, SchPuschTimeDomRsrcAlloc timeDomRsrcAllocList[], \
748    uint16_t puschSymTblSize, SchK2TimingInfoTbl *msg3K2InfoTbl, SchK2TimingInfoTbl *k2InfoTbl);
749 uint8_t SchSendCfgCfm(Pst *pst, RgMngmt *cfm);
750 SchUeCb* schGetUeCb(SchCellCb *cellCb, uint16_t crnti);
751 uint8_t addUeToBeScheduled(SchCellCb *cell, uint8_t ueId);
752
753 /* Incoming message handler function declarations */
754 uint8_t SchProcCellCfgReq(Pst *pst, SchCellCfg *schCellCfg);
755 uint8_t SchProcSlotInd(Pst *pst, SlotTimingInfo *slotInd);
756 uint8_t SchProcRachInd(Pst *pst, RachIndInfo *rachInd);
757 uint8_t SchProcCrcInd(Pst *pst, CrcIndInfo *crcInd);
758 uint8_t SchProcUlCqiInd(Pst *pst, SchUlCqiInd *ulCqiInd);
759 uint8_t SchProcDlCqiInd(Pst *pst, SchDlCqiInd *dlCqiInd);
760 uint8_t SchProcPhrInd(Pst *pst, SchPwrHeadroomInd *schPhrInd);
761 uint8_t SchProcDlRlcBoInfo(Pst *pst, DlRlcBoInfo *dlBoInfo);
762 uint8_t SchAddUeConfigReq(Pst *pst, SchUeCfgReq *ueCfgToSch);
763 uint8_t SchProcBsr(Pst *pst, UlBufferStatusRptInd *bsrInd);
764 uint8_t SchProcSrUciInd(Pst *pst, SrUciIndInfo *uciInd);
765 uint8_t SchModUeConfigReq(Pst *pst, SchUeRecfgReq *ueRecfgToSch);
766 uint8_t SchProcUeDeleteReq(Pst *pst, SchUeDelete  *ueDelete);
767 uint8_t SchProcCellDeleteReq(Pst *pst, SchCellDeleteReq  *schCellDelete);
768 uint8_t SchProcSliceCfgReq(Pst *pst, SchSliceCfgReq *schSliceCfgReq);
769 uint8_t SchProcSliceRecfgReq(Pst *pst, SchSliceRecfgReq *schSliceRecfgReq);
770 uint8_t SchProcRachRsrcReq(Pst *pst, SchRachRsrcReq *schRachRsrcReq);
771 uint8_t SchProcRachRsrcRel(Pst *pst, SchRachRsrcRel *schRachRsrcRel);
772 uint8_t SchProcPagingInd(Pst *pst,  SchPageInd *pageInd);
773 uint8_t SchProcDlHarqInd(Pst *pst, DlHarqInd *dlHarqInd);
774
775 /* DL scheduling related function declarations */
776 PduTxOccsaion schCheckSsbOcc(SchCellCb *cell, SlotTimingInfo slotTime);
777 PduTxOccsaion schCheckSib1Occ(SchCellCb *cell, SlotTimingInfo slotTime);
778 uint8_t schBroadcastSsbAlloc(SchCellCb *cell, SlotTimingInfo slotTime, DlBrdcstAlloc *dlBrdcstAlloc);
779 uint8_t schBroadcastSib1Alloc(SchCellCb *cell, SlotTimingInfo slotTime, DlBrdcstAlloc *dlBrdcstAlloc);
780 bool schProcessRaReq(Inst schInst, SchCellCb *cellCb, SlotTimingInfo currTime, uint8_t ueId);
781 uint8_t schProcessMsg4Req(SchCellCb *cell, SlotTimingInfo currTime, uint8_t ueId,bool isRetxMsg4, SchDlHqProcCb **hqP);
782 uint8_t schFillRar(SchCellCb *cell, SlotTimingInfo rarTime, uint16_t ueId, RarAlloc *rarAlloc, uint8_t k0Index);
783 bool schFillBoGrantDlSchedInfo(SchCellCb *cell, SlotTimingInfo currTime, uint8_t ueId, bool isRetx, SchDlHqProcCb **hqP);
784 uint8_t schDlRsrcAllocDlMsg(SchCellCb *cell, SlotTimingInfo slotTime, uint16_t crnti, uint32_t tbSize, DlMsgSchInfo *dlMsgAlloc,\
785    uint16_t startPRB, uint8_t pdschStartSymbol, uint8_t pdschNumSymbols,bool isRetx, SchDlHqProcCb* hqP, SchPdcchAllocInfo pdcchAllocInfo);
786 uint8_t schDlRsrcAllocMsg4(SchCellCb *cell, SlotTimingInfo msg4Time, uint8_t ueId, DlMsgSchInfo *msg4Alloc,\
787 uint8_t pdschStartSymbol, uint8_t pdschNumSymbols, bool isRetx, SchDlHqProcCb *hqP);
788 uint8_t allocatePrbDl(SchCellCb *cell, SlotTimingInfo slotTime, uint8_t startSymbol, uint8_t symbolLength, \
789    uint16_t *startPrb, uint16_t numPrb);
790 void fillDlMsgInfo(DlMsgSchInfo *dlMsgInfo, uint16_t crnti, bool isRetx, SchDlHqProcCb* hqP); /*AS per 38.473 V15.3.0, Section 9.3.1.32 crnti value range is b/w 0..65535*/
791 bool findValidK0K1Value(SchCellCb *cell, SlotTimingInfo currTime, uint8_t ueId, bool dedMsg, uint8_t *pdschStartSymbol, uint8_t *pdschSymblLen,\
792         SlotTimingInfo *pdcchTime,  SlotTimingInfo *pdschTime, SlotTimingInfo *pucchTime, bool isRetx, SchDlHqProcCb *hqP, SchPdcchAllocInfo *pdcchAllocInfo);
793 RaRspWindowStatus isInRaRspWindow(SchRaReq *raReq, SlotTimingInfo frameToCheck, uint16_t numSlotsPerSystemFrame);
794
795 /* UL scheduling related function declarations */
796 uint8_t schUlResAlloc(SchCellCb *cell, Inst schInst);
797 bool schCheckPrachOcc(SchCellCb *cell, SlotTimingInfo prachOccasionTimingInfo);
798 uint8_t schCalcPrachNumRb(SchCellCb *cell);
799 void schPrachResAlloc(SchCellCb *cell, UlSchedInfo *ulSchedInfo, SlotTimingInfo prachOccasionTimingInfo);
800 uint16_t schAllocPucchResource(SchCellCb *cell, SlotTimingInfo pucchTime, uint16_t crnti,SchUeCb *ueCb, bool isRetx, SchDlHqProcCb *hqP);
801 uint8_t schFillUlDci(SchUeCb *ueCb, SchPuschInfo *puschInfo, DciInfo *dciInfo, bool isRetx, SchUlHqProcCb *hqP);
802 uint8_t schFillPuschAlloc(SchUeCb *ueCb, SlotTimingInfo puschTime, uint32_t tbSize,
803                             uint8_t startSymb, uint8_t symbLen, uint16_t startPrb, bool isRetx, SchUlHqProcCb *hqP);
804 uint8_t allocatePrbUl(SchCellCb *cell, SlotTimingInfo slotTime, uint8_t startSymbol, uint8_t symbolLength, \
805    uint16_t *startPrb, uint16_t numPrb);
806 bool schProcessSrOrBsrReq(SchCellCb *cell, SlotTimingInfo currTime, uint8_t ueId, bool isRetx, SchUlHqProcCb **hqP);
807
808 /*Generic Functions*/
809 void updateGrantSizeForBoRpt(CmLListCp *lcLL, DlMsgSchInfo *dlMsgAlloc, BsrInfo *bsrInfo, uint32_t *accumalatedBOSize);
810 uint16_t searchLargestFreeBlock(SchCellCb *cell, SlotTimingInfo slotTime,uint16_t *startPrb, Direction dir);
811 LcInfo* handleLcLList(CmLListCp *lcLL, uint8_t lcId, ActionTypeLL action);
812 void prbAllocUsingRRMPolicy(CmLListCp *lcLL, bool dedicatedPRB, uint16_t mcsIdx,uint8_t numSymbols,\
813                       uint16_t *sharedPRB, uint16_t *reservedPRB, bool *isTxPayloadLenAdded, bool *srRcvd);
814 void updateBsrAndLcList(CmLListCp *lcLL, BsrInfo *bsrInfo, uint8_t status);
815 uint8_t fillUeCoresetAndSsInfo(SchUeCb *ue);
816 bool schDlCandidateSelection(SchUeCb *ue,  SlotTimingInfo slotTime, SchPdcchAllocInfo *pdcchAllocInfo);
817
818 /*Paging Functions*/
819 void schProcPagingCfg(SchCellCb *cell);
820 void schCfgPdcchMonOccOfPO(SchCellCb *cell);
821 void schIncrSlot(SlotTimingInfo *timingInfo, uint8_t incr, uint16_t numSlotsPerRF);
822 uint8_t schFillPagePdschCfg(SchCellCb *cell, PageDlSch *pageDlSch, SlotTimingInfo slotTime, \
823                              uint16_t tbSize, uint8_t mcs, uint16_t startPrb);
824 /*DL HARQ Functions*/
825 void schDlHqEntInit(SchCellCb *cellCb, SchUeCb *ueCb);
826 void schMsg4FeedbackUpdate(SchDlHqProcCb *hqP, uint8_t fdbk);
827 void schDlHqFeedbackUpdate(SchDlHqProcCb *hqP, uint8_t fdbk1, uint8_t fdbk2);
828 uint8_t schDlGetAvlHqProcess(SchCellCb *cellCb, SchUeCb *ueCb, SchDlHqProcCb **hqP);
829 void schDlReleaseHqProcess(SchDlHqProcCb *hqP);
830 void schDlHqEntDelete(SchUeCb *ueCb);
831
832 /*UL HARQ Functions*/
833 void schUlHqEntInit(SchCellCb *cellCb, SchUeCb *ueCb);
834 uint8_t schMsg3RetxSchedulingForUe(SchRaCb *raCb);
835 void schUlHqProcessNack(SchUlHqProcCb *hqP);
836 void schUlHqProcessAck(SchUlHqProcCb *hqP);
837 uint8_t schUlGetAvlHqProcess(SchCellCb *cellCb, SchUeCb *ueCb, SchUlHqProcCb **hqP);
838 void schUlReleaseHqProcess(SchUlHqProcCb *hqP, Bool togNdi);
839 void schUlHqEntDelete(SchUeCb *ueCb);
840
841 /* UE Manager HARQ Fun*/
842 void schUpdateHarqFdbk(SchUeCb *ueCb, uint8_t numHarq, uint8_t *harqPayload,SlotTimingInfo *slotInd);
843
844 /* Round Robbin Scheduler funtions*/
845 uint8_t schFillUlDciForMsg3Retx(SchRaCb *raCb, SchPuschInfo *puschInfo, DciInfo *dciInfo);
846 bool schGetMsg3K2(SchCellCb *cell, SchUlHqProcCb* msg3HqProc, uint16_t dlTime, SlotTimingInfo *msg3Time, bool isRetx);
847 void schMsg4Complete(SchUeCb *ueCb);
848
849 /* Statistics Function */
850 uint8_t SchProcStatsReq(Pst *pst, SchStatsReq *statsReq);
851 uint8_t SchSendStatsIndToMac(Inst inst, SchStatsInd  *statsInd);
852 uint8_t schCalcAndSendGrpStats(SchStatsGrp *grpInfo);
853 uint8_t SchProcStatsDeleteReq(Pst *pst, SchStatsDeleteReq *statsDeleteReq);
854 uint8_t SchProcStatsModificationReq(Pst *pst, SchStatsModificationReq *statsModificationReq);
855 void deleteStatsGrpInfo(Inst inst, SchStatsGrp *statsGrpInfo);
856 /**********************************************************************
857   End of file
858  **********************************************************************/